- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机接口复习
1.cpu字长的意义
对CPU在单位时间内(同一时间)能一次处理的二进制数的位数叫字长。
指CPU内部数据总线宽度或位数
2.I/O端口的编址方式有几种,各有什么优缺点
有两种,即独立编址和统一编址。
1.独立编址(专用的I/O端口编址)----存储器和I/O端口在两个独立的地址空间中
(1)优点:I/O端口的地址码较短,译码电路简单,存储器同I/O端口的操作指令不同,
程序比较清晰;存储器和I/O端口的控制结构相互独立,可以分别设计
(2)缺点:需要有专用的I/O指令,程序设计的灵活性较差
2.统一编址(存储器映像编址)----存储器和I/O端口共用统一的地址空间,
当一个地址空间分配给I/O端口以后,存储器就不能再占有这一部分的地址空间
(1)优点:不需要专用的I/O指令,任何对存储器数据进行操作的指令都可用于I/O端口的数据操作,
程序设计比较灵活;由于I/O端口的地址空间是内存空间的一部分,
这样,I/O端口的地址空间可大可小,从而使外设的数量几乎不受限制
(2)缺点:I/O端口占用了内存空间的一部分,影响了系统的内存容量;
访问I/O端口也要同访问内存一样,由于内存地址较长,导致执行时间增加
3.EU和BIU的功能是什么?两种如何协同工作?
执行单元EU的功能是执行指令,总线接口单元BIU主要负责与外界联系。
读取(对8088/8086来说,是预取)指令代码是通过BIU实现的,指令代码从指令队列进入EU;
由EU完成后续译码、执行等操作。与此同时,BIU还可以预取下一个指令代码。
如果某条指令在EU中执行时,需要读写存储器操作数或外设数据,
例如“mov mem,imm/reg/seg”、“mov reg/seg,mem”、IN和OUT等指令,
这是就需要BIU完成读写存储器或外设数据后,EU才能继续执行指令。
所以EU和BIU这两个部分是非常紧密、又非常协调的协同工作。
4.8086的基本总线周期是如何组成的,在各个状态完成什么基本操作
8086的基本总线周期为4个时钟周期,每个时钟周期间隔称为一个T状态T1 状态:BIU将RAM或I/O地址放在地址/数据复用总线(A/D)上.T2 状态:读总线周期:A/D总线为接收数据做准备.改变线路的方向.写总线周期:A/D总线上形成待写的数据,且保持到总线周期的结束(T4).T3,T4:对于读或写总线周期,AD总线上均为数据.Tw:当RAM或I/O接口速度不够时,T3与 T4 之间可插入等待状态 Tw .Ti :当BIU无访问操作数和取指令的任务时,8086不执行总线操作,总线周期处于空闲状态 Ti .
1.总线规范的基本内容是什么
所谓总线规范,就是由国际标准化组织正式公布或推荐的用来互连各模块的标准,
是人们在把各种不同的模块组成系统时所要遵守的规范
2.在总线上完成一次数据传输一般要经历哪几个阶段
申请占用总线阶段→寻址阶段→传送数据阶段→结束阶段
第四章:
何谓中断优先级,它对实时控制有说明意义?在8086CPU系统中,NMI与INTR哪个优先级高?
答:提高CPU效率,用来实时控制外部设备的有效手段。NMI优先级高。
试结合8086的INTR中断响应过程,说明向量中断的基本概念和处理方法。
答: CPU在INTR引脚上接到一个中断请求信号,如果此时IF=1,CPU就会在当前指令执行完以后开始响应外部的中断请求。这时,CPU在INTA引脚连续发出两个负脉冲,外设在接到第二个负脉冲以后,在数据线上发送中断类型码,接到这个类型码之后,CPU做如下动作:将中断类型码放入暂存器保存;将标志寄存器的内容压入堆栈以保护中断时的状态;将IF和TF标志清零;保护断点;根据取到的中断类型码,在中断向量表中找出相应的中断向量,将其装入IP和CS,等待自动转向中断服务子程序。
在中断响应总线周期中,第一个INTA脉冲向外部电路说明什么?第二个脉冲呢?
答: 第一个INTA脉冲---- ·使IRR的锁存功能失效;目的是防止此时再来中断导致中断响应的错误,到第二个INTA时恢复有效;使ISR的相应位置位,表示已为该中断请求服务;使IRR相应位清0。
第二个INTA脉冲---- 送中断类型码,中断类型码由用户编程和中断请求引脚的编码共同决定;如果8259A工作在中断自动结束方式,则此时清除ISR的相应位。
第五章:
1. 简述DMA传送数据的全过程:
DMA传送操作分三个阶段:准备阶段、DMA传送阶段和传送结束阶段
您可能关注的文档
最近下载
- “金税四期”背景下的税务风险管理——基于LZ集团公司的案例分析.pdf VIP
- 欧洲规范-NF P94-220-2-外文.pdf VIP
- 2026上海电力股份有限公司校园招聘笔试备考题库及答案解析.docx VIP
- 净制中药饮片引用原药材检验结果验证方案.docx VIP
- 2柴油安全技术说明书.doc VIP
- 个人劳务用工合同.docx VIP
- T /CIPS 015—2025 专利池构建规范.pdf
- 在线网课学习课堂《心理·生活-人生(华北电大 )》单元测试考核答案.docx VIP
- 2025年螺栓等紧固件行业深度研究报告.docx
- 体例格式10:工学一体化课程《windows服务器基础配置与局域网组建》任务4学习任务信息页.docx VIP
文档评论(0)