基于PCI―E和GPU的一种高效SAR实时成像处理器.docVIP

基于PCI―E和GPU的一种高效SAR实时成像处理器.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于PCI―E和GPU的一种高效SAR实时成像处理器.doc

基于PCI―E和GPU的一种高效SAR实时成像处理器   摘 要 基于PCI-E总线具有高带宽数据流传输能力、GPU具有高浮点计算性能和大存储器带宽等优势,本文设计了一种基于PCI-E和GPU的高效SAR实时成像处理器,并利用该成像器对CS成像算法进行了实时实现流程的简单分析概述。   【关键词】GPU 合成孔径 实时 PCI-E   1 引言   随着合成孔径雷达(SAR)应用的不断扩展,成像分辨率的进一步提高,其所需要处理的实时数据量和数据吞吐量成指数增长,传统SAR实时成像器的处理性能、数据传输能力均在不同程度上成为其应用扩展的瓶颈。为应对这些挑战,需要一种高效的SAR实时成像器来加快计算速度、提高传输带宽,以便满足其不断扩展应用的实时处理需求。   PCI-E(PCI Express)总线作为一种全新的串行技术,采用点对点技术、双通道串行传输模式、克服了PCI总线在系统带宽和传输速度相互制约的固有缺陷,可为系统内的所有设备分配独立的通道资源,充分保障设备的带宽资源,提高数据传输率,可以同时实现多个设备并行工作。   近年来GPU(Graphic Processing Unit)即图形处理器得到了快速的发展,其应用范围不在局限于计算机图形学本身,因其显示出强大的超多线程、并行计算能力,在通用计算领域得到了广泛的应用;通常GPU在处理能力和存储器带宽上相对中央处理器(CPU)或数字信号处理器(DSP)有明显优势,一般单精度浮点处理能力是同时期CPU或DSP的10倍左右,而其外部存储器带宽则是CPU或DSP的5倍左右,在达到相同浮点计算性能和存储器带宽的情况下,GPU比CPU或DSP耗费更少的资金和功耗。   基于PCI-E总线具有高带宽数据流传输能力、GPU具有高浮点计算性能和大存储器带宽等优势,下面设计了一种基于PCI-E和GPU的高效SAR实时成像处理器,并利用该成像器对CS成像算法进行了实时实现流程的简单分析概述。   2 SAR实时成像器的设计   基于PCI-E和GPU的一种高效SAR实时成像处理器,主要包括XMC接口板、数据采集缓存及分发控制板、实时成像GPU设备处理板、实时成像CPU主机处理板、VPX总线背板等。硬件设备主要连接及组成如图1所示,其中XMC接口板负责接收高速串行码流形式的原始数据、转换为低速并行码流、缓存并行码流数据、在通过PCI-E总线上传至数据采集缓存及分发控制板;数据采集缓存及分发控制板以响应中断、DMA方式获取数据,并缓存成像数据块,再利用PCI-E通道上传数据块给实时成像CPU主机处理板;实时成像CPU主机处理板和GPU设备处理板协同完成成像算法的实时实现,主要由CPU主机负责接收成像数据块、计算算法所需的有关参数、主存到显存的数据传输、成像结果的网络送出等,GPU负责主要完成算法实现的主要处理任务。   图2示意出了SAR实时成像器的相关功能模块和数据流走向过程。其中主要包括两大部分:   (1)雷达原始数据输入接口、缓存及转发部分。   (2)成像算法实时处理部分。   第一部分主要由XMC数据接口板、数据缓存及转发控制板来完成。其中XMC数据接口板以光纤为物理载体,通过光电收发器接回收雷达回波数据,接收到的光纤信号经过光电转换、电平转换后送给FPGA中的吉比特(RocketIO GTP)模块进行串转并,FPGA将收到的数据首先存入第一缓存,当第一缓存存储满数据后以中断的方式告诉CPU,CPU收到中断信号后,即刻以DMA(直接存储器存取)的方式将第一缓存中的数据搬入内存,与此同时,FPGA将收到的数据写入第二缓存,当第二缓存存满数据后再以中断的方式通知CPU,CPU收到中断信号,即刻以DMA方式将第二缓存中的数据搬入内存,与此同时,FPGA将收到的数据写入第一缓存;如此一直循环下去,即可以乒乓的方式使得FPGA在写入缓存的同时,CPU可以读缓存,实现了FPGA与CPU的并行工作。数据采集与转发控制板在成像相关命令的控制下,通过响应FPGA发送的中断,以DMA方式通过PCI-E交换模块交替搬取XMC数据接口板中第一缓存、第二缓存数据存入内存中;然后当主机内存数据达到一定要求的成像数据后,再通过PCI-E交换模块、VPX总线向相关实时处理板转发雷达原始成像数据。   第二部分主要由实时成像CPU主机处理板和实时成像GPU设备处理板来完成。其中首先实时成像CPU主机处理板通过PCI-E交换模块接收VPX总线上的雷达原始成像数据、实时估算成像算法所需的相关参数、将主存中有关需要计算的数据通过PCI-E传输数据给GPU设备处理板的显存;然后由实时成像GPU设备处理板完成相关成像算法的大部分并行处理任务;最后CPU主机处理板在等待GPU完成大量并行处理任务

文档评论(0)

guan_son + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档