- 1、本文档共8页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Maxplus快速图形编辑
Maxplus图形设计快速入门
(1)执行「开始」、「程序集」「Altera」、「Max+plusII」开启Max+Plus程序。
(2)新建一个图形文件:「File」、「new」新建档时选择Graphic Editor file
点OK
?(3)输入设计档
(a)现在在图形文件中输入电路,如果电路需要AND2、OR3、NOT三个逻辑门电路和输入输出端,可以「Symbol」-「Enter Symbol」(或双击Graphic Editor空白处)会弹出窗口:
(b)Symbol Libraries点按选基本组件「prim」在Symbol Name中输入「and2」(代表and闸两个输入点),点OK
同样可以加入or3、input、output、not
(c)对input(输入端)、output(输出端)用鼠标左键双击PIN_NAME,那么PIN_NAME被选中,并且变黑,然后输入你要改的名字,如SW1
(d) 组件脚位的联机工作
把组件拖动到合适位置,将光标放到组件的引线出,可以发现光标变为十字星,此时按住左键就可以进行联机。
最后的电路图如下图(例如)
(4)存档:按「file」、「Save as」Filename 如:输入 t0001
Automatic Extension扩展名选.gdf
?
(5)选择 【File】→【Project】→【Set Project to Current File】,将项目(project)名称设定成与现在所编辑的文件名称一致。
?MAX+PLUS II的标题条将显示新的项目名字
?至此,图形程序输入就已经完成了
(二)、 编译和布线
?1、我们先要指定所用芯片的型号,:Assign-Device?如下图
将弹出一窗口(注意把show only fastest speed grades前的钩去掉,否则看不到)
依你要在哪颗IC做设计来决定芯片型号而学校FPGA实验版 选 Flex 8000下的EPF8282ALC84-4
在Debice Family 中选择Flex 800 DEVICE选择EPF8282ALC84-4
2、再指定芯片的管脚(也就是把你设计的IO口如L1,L2指定到芯片对应的管脚上)Assign-Pin/Location/Chip(也可以在空白处点右键,选Assign-Pin/Location/Chip)
将弹出下图窗口:如果前面pin_name名字改成SW3,就在Node Name打入SW3
Pin接脚接IC EPF8282ALC84-4
输入的脚号
3、脚位设定
脚的位置配合实验版,输出LED1-8为1、2、3、4、6、7、8、9
输入SW1-8为13、15、16、18、19、20、21、22(请参考实验版)
如:在Node Name 中添入SW3 Chip Resource 下的Pin中输入管脚13
在Pin type中输入input 点ADD
连后同样指定以下管脚:
Node name pin Pin type SW2 15 input SW1 16 input L1 1 output L2 2 output ? ? ? ?在加完L2后点OK
4、编译档
File-Project-saveCompile
此时可能弹出下图WARNING窗口,提示“project has user pin or logic cell assignments, but never been compiled before. For best fitting results, let the compiler choose the first set of assignments instead”,这是因为在管脚指定之前没有compile,你只要再点save compile就可以了
MAX+PLUS II 编译器将检查项目是否有错,并对项目进行逻辑综合,然后对设计进行布局布线,放到一个Altera 器件中,同时将产生报告档、编程档和用于时间仿真用的输出档
逻辑综合:就是把HDL语言或原理图翻译成最基本的与或非门的连接关系
布局布线:把这种与或非门的连接关系用芯片的内部的可编程结构和联机来实现
如果设计正确,将下图所示,点确认
5、编译后可以看到IO在芯片上的分布:MAX+plusII- Froorplan Editor
将弹出一窗口如下图
使用「layout」、「device view」切到可以看到下图所示IO在芯片EPF8282ALC84-4上的布局
图中是芯片上视图(device view)。另一种视图就是芯片透视图(LAB view), 此视图可让你查询电路
您可能关注的文档
- Gapstructureofphosphorcoatingforphosphor-convertedwhiteLEDs.doc
- FDD-LTE组网策略-96.ppt
- GCMS(气质联用仪)操作方法.doc
- GC-7900气相色谱仪标准操作规程.doc.doc
- Gd-EOB-DTPA增强磁共振扫描肝胆特异期结合扩散加权成像对原发性.doc
- Google云计算应用场景分析-中国云计算.ppt
- G201N_G201NW_G201N4_用户手册V1.1.doc.docx
- EMplus应急管理与指挥调度系统培训指南.ppt
- GPS全球卫星定位系统原理与应用讲授内容.ppt
- e.分别计算出位移x与对应时间t的比值。f.以为纵坐标、t为横坐标,标.doc
文档评论(0)