基于FPGA的电能质量监测仪开发.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的电能质量监测仪开发.pdf

重庆市电机工程学会 2008 年学术会议论文 基于FPGA 的电能质量监测仪开发 1 1 2 1 陈 睿 ,蔡勇军 ,宋政湘 ,周 莉 (1 重庆市电力公司超高压局 重庆 400039 ;2 西安交通大学 西安 710049 ) 摘要:电能质量监测仪是对电力系统进行电能质量监测 嵌的 CPU 软核实现。据此,从功能和算法两个角 的必要手段。本文利用 FPGA 芯片灵活的可配置特性和 度将系统划分为用户逻辑区域和 Nios II 处理器 超高速特性,设计了一种基于 FPGA 的电能质量监测仪。 系统,如图 1 所示。用户逻辑区域主要实现数据 根据装置的功能需求,为其选定了基于 FPGA 的 SOPC 采集、数据处理这些适应采用硬件电路的功能[1] ; 设计方案。通过在 FPGA 中嵌入CPU 软核,将系统设计 Nios II 处理器系统则完成复杂的人机交互和通信 需要的数据采集、数据处理、通信和人机交互的功能集 功能,能充分发挥微处理器采用软件实现复杂控 成到一片 FPGA 上实现。最后,通过实验对设计进行了 制功能的优越性。 验证,实验结果表明该监测装置满足了电能质量监测的 要求。 关键词:电能质量监测;FPGA ;SOPC 1 概述 随着电力事业的发展,电能质量的监测日益 受到人们的重视。目前的电能质量监测装置大多 基于微处理器设计,随着微电子技术的发展, 图 1 FPGA 任务划分的结构框图 FPGA 为设计者提供了一种新的选择。其不仅解 决了并行性和速度的问题,而且灵活的可配置特 3 功能模块设计 性也使系统非常易于修改、易于测试及硬件升 3.1 数据采集 级,此外,基于微处理器所无法监测到的电能暂 态问题也迎刃而解。本文以 FPGA 为核心,利用 数据采集包括频率的测量和 ADC 控制器两个 内嵌的CPU 软核,将设计需要的数据采集、数据 部分。其中,频率的测量采用测量周期的方法,通 处理、通信和人机交互的功能模块集成到一个 过硬件电路检测输入信号的过零点,控制计数器计 PLD 器件上实现,构建成一个可编程的片上系 一个周期的长度,通过求倒得到待测的频率值[2] 。 统。本文以 VHDL 语言,并借助 EDA 工具为平 ADC 控制器根据 ADC 转换器(MAX125)数据手册 台进行开发。 的操作时序设计,其工作示意图如图2 所示。 2 总体设计方案 本文所设计的电能质量监测仪,用于固定监 测点的电能质量实时监测。它应该具有对 8 路通 道的模拟信号进行数据采集、数据处理、人机交 互和数据通信等功能。对于 FPGA 来说,它的结 构特点适应于对速度要求高但是结构相对简单 的算法;而以条件判断为主的设计则适应于用内 图2 ADC 控制器工作示意图 778 基于 FPGA 的电能质量监测仪开发 利用数字倍频器对跟踪电网频率的待测方波 FFT 模块的输出结果在不同控制模块的时序 信号进行数字倍频,产生的 clko 作为 ADC 控制 下分别进行计算,一个时序周期完成一次谐波含 器的触发信号,同时数字倍频器

文档评论(0)

开心农场 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档