基于FPGA的误码测试仪的设计实现.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的误码测试仪的设计实现.pdf

4.结束语 同时,在设计中考虑了通用性,改变相关寄存器可以很方便的进行系统功能配置:如可实现针对报文数据 流中不同域的区分服务以及对不同队列实现不同的RED策略等,适应各种具体应用。 参考文献 a1.A frameworkfor anddifferentiatedservicesinthe Net- D,KamatS,et [1]酬蛐R,Vemm policy intergrated work M{咖,1999,5(2):36—41 V.RandomDetection for Tram.On S,Jacobson avoidance[J].IEEFJACM [2]Floyd Early gatewayscongestion (4):397—413 PacketInterface Interfacefor andLink [3]OIF,System Level4(sPt一4)Phase2,oe-192System Physical Layer 2001 PacketInterface InterfaceforInterconnectionBetween Link [4]OIF,SystemLevel4(sPi一4)Phasel,ASystem Pl】蒯andLayer,or Peer-to-PeerEntities atalloc-192 0删ng Rate(10Gh/s)[Z],Aug,2000 SaturnPacketandCellinterface forocl92SONET/SDHand10 [5]POS—PHYLevel4,A specification Gigabits 5, Jan,2001 Level3,SaturnPacketoversoN田interface 4,Jan,2000 [6]POS—PHY Compatible specification[Z].Issue 基于FPGA的误码测试仪的设计实现 仇三山1,周正欧2 电子科技大学电子工程学院,四川成都610054 1qiusanshan@sina.com,2=0@uestc.edu.ca 摘要:误码率是数字通信系统的重要指标。本文提出了一种基于FPGA的误码测试仪的设计实现方案。 围绕着误码测试仪的原理对其中几个核心的功能模块作了详细的介绍,并给出了仿真波形。 关键词:误码率;FPGA;误码测试仪;m序列;同步 一 THE邛加PI。ET讧ENTAT【oN0F咖ERRoRDETECTORBASEDoN Sanshanl.Zhou Qiu Zheng’ou2 ofElectronic 610054 College Engineering,UF_SI℃SichuanChengdu 1qiu蛆nshan@163.corn,2zzo@uestc.edu.cn an in methodto Abstract:Errorrateis communication

文档评论(0)

开心农场 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档