- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FSK无线数据传输系统实现.pdf
全国第:盖篙差署曩篆理联合学术会议论文集 2。7
皇皇曼皇曼皇皇曼曼篁曼量寰曼皇曼曼喜皇曼曼曼曼舅曼曼鼍曼曼皇曼曼曼皇曼曼曼皇曼曼曼舅量曼II葛曼曼曼曼曼曼曼曼曼舅曼皇曼曼皇曼曼曼皇曼曼曼皇寰曼
5.1
3基于FSK无线数据传输系统实现
张玉玺王俊李蒙赵敬
北京航空航天大学电子信息工程学院,北京100083
以及意义.在文中给出了系统的结构框图,介绍了各个系统组成部分的具体的实现方法,并给出控制程序后
仿真或实际运行时通过FPGA内部逻辑分析仪抓取的时序图.
关键词:频移键控(FSK);现场可编程逻辑阵列(FPG^);A/D;n/A
随着无线电技术的发展,构造一个具开放性、标准化、模块化的通用硬件平台已经成为一种系统设计的
趋势。调制解调作为软件无线电中数字信号处理算法的核心内容,在软件无线电中占有非常重要的地位。在
众多调制方式中,频移键控(FSK)易于实现,且它的抗干扰能力及抗衰减能力优于其它调制方式。传统的无
制,而DSP则负责语音编码及其他语音处理任务。综合考虑,FPGA具有低成本,开发周期短等优点。它在逻
辑控制方面设计灵活、通用性好、编程方便,适合于本此系统。
本文主要介绍基于FSK无线数据传输模块的实现。包括硬件电路的设计与实现和软件(FSK的调制与解
调)的设计与实现。
系统的构成和工作原理
本系统是一个基于FSK无线数据传输模块,具体结构如图l所示。整个系统以FPGA为硬件核心,主要实现
调等处理后,再将数据经PCI接口送至Pc机进行后期的数据处理。为了前期系统验证的方便,将两个模块设计
在了一个电路板上,经过一个数据回路,直接将DA发送的数据送至AD接收端进行处理。
舱 信
~
一
捌 PCI 印哆●。
陀机 接厂1 纠
}i ∞ 一信
√—卜}一川] !| ]二一㈠门 .撇一2懂~瓞. 一弓一
图l 系统结构框图
输协议对数据进行解调解码等数据处理,经FPGA处理后的接收数据经PCI传送至Pc机进行识别等后期处理。
二、接口电路设计
1.A/D电路的设计实现
采用3.3V供电,可用于雷达,卫星等设备的子系统上。在实际的电路设计中,时钟和控制信号都是单端的,
考虑后端对数据的处理,采用补码输出方式。此款AD是两路采样转换,为了方便读取,采用两路并行输出。
AD9430对时钟要求特别高,如果精度不够,会影响转换的输出,因此采用高精度时钟源作为输入。
样保持器。该器件提供有两种数据输出接口模式,即双端口3.3V
208 5.通信导航测控技术
下,每个通道的数据通过率为105MSPS,且有交替数据输出和并行数据输出两种方式;在LVDS模式下,数
据通过率为210
钟的有效沿(DCO)和有效电平(DS)。
AD9430的主要特性如下:
(I)采用3.3V单电源供电;
(2)模拟输入频率为65MBz、采样率为210MSPS时,信噪比高达65dB;
(3)采样率为210MSPS时,功耗仅I.3W;
(4)可提供数据同步输入和数据时钟输出:
(5)自带时钟占空比稳定器;
(6)具有极好的线性特性;DNL=4-0.3LSB
INL=±0.5LSB
据不是转换开始时对应的数据,在实际应用中要进行舍弃处理。可以看到在接收数据是从第15个开始的,前
面的数据被丢弃。
CLK
耻SET
DS
如CLK
文档评论(0)