基于一位全加器三变量逻辑函数查表综合.pdfVIP

基于一位全加器三变量逻辑函数查表综合.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
浙 江 大 学 学 报 (理学版) 第 30卷第 5期 JournalofZhejiangUniversity(ScienceEdition) VSo1.30NO.5 2003年 9月 ep.2003 基于一位全加器三变量逻辑函数 的查表综合 周 畅,伍银儿 ,陈偕雄 (浙江大学 信 息与电子工程系 ,浙江 杭州 310028) 摘 要 :通过对 1个一位全加器 3个输入端不 同的组合 ,可 以实现与 门、或 门、非 门、同或 门及异或 门,因此全加器 在数字逻辑 电路 中有着重要的作用.本文在介绍全加器的基础上提出了用查表法设计基于一位全加器实现任意三 变量 函数 的组合 电路和 时序 电路 .在与传统的与非 门/或非 门的比较 中,它显示 了优势. 关 键 词 :全加器 ;逻辑综合 ;对称函数 ;函数分类 ;VLSI;LSI;触发器 中图分类号 :TP331;TN431 文献标识码 :A 文章编号 :10O8—9497(2OO3)O5—518—06 ZHOU Chang,WU Yin—er。CHENXie—xiong(DepartmentofInformationandElectronicEngineering,ZhejiangU— niversity,Hangzhou 310028,China) Tabularsynthesisofthree-variablefunctionsusingone-bitfulladders.JournalofZhejiangUniVersity(ScienceEdi— tion),2003,30(5):518— 523 Abstract:Becauseaone—bitfulladdercanrealizeAND ,0R,N0T andsomeothergates,dependingonthepattern ofinputconnections,itplaysan importantroleinthedesignofdigitalcircuits.Baseduponthediscussionoffull adders,atabulardesignofthree—variablecombinationalandsequentialcircuitsbyusingone—bitfulladdersispro— posed.ComparedwithconventionalNAND andNOR gates,one—bitfulladdershaveseveraladvantages. Keywords:fulladder;logicsynthesis;symmetricfunction;functionclassification;VLSI;LSI;trigger 用与非门(或非 门)设计数字电路已被广大的工 器到与 门、或 门、非 门等一些逻辑 门之 间的转换 ,并 程人员所熟悉.这种基本逻辑元件 的功能符合人们 在此基础上提出了基于一位全加器用查表法设计实 的习惯思维 ,并且在长期 的实践过程中,人们 已经总 现任意三变量函数的组合 电路和时序电路. 结 出了一套完整有效 的化简方法.但是在实际应用 中也发现 了一些问题.首先 ,这种基本逻辑元件功能 1 全加器 的特性分析 单一 ,在实现一些 电路时,电路往往会变得复杂.如 ,一z① o2这一简单 的函数 ,在双轨输入时,需要 一 位二进制全加器输出函数 的逻辑表达式为 5个与非门.其次,随着各种MCU、DSP和各种可编 』c一AB+Ac+Bc, ) 程逻辑器件 的飞速发展 ,传统的与非 门(或非 门)由 lS=AOBOC,

文档评论(0)

xuefei111 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档