网站大量收购闲置独家精品文档,联系QQ:2885784924

每天进步一点点------Allegro 蛇形走线.pdf

每天进步一点点------Allegro 蛇形走线.pdf

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
每天进步一点点------Allegro 蛇形走线

每天进步一点点Allegro 蛇形走线 对于高速数据总线,如果芯片内部没有延时调节功能,通常使用蛇形走线来调整延时以 满足时序要求,也就是通常所说的等长线。蛇形走线的目的是调整延时,所以这一类网络都 有延迟或相对延迟约束。所以在做蛇形走线调整时,一定要打开延迟或相对延迟信息反馈窗 口。下面说明具体操作步骤。 第1 步:手工布线,完成各个网络的连线(有等长要求的Match Group 或者是有线长要 求的网络),此时不必理会是否违反约束规则。 第2 步:按8.5 节和8.6 节方法打开延迟或相对延迟信息反馈窗口,以及动态显示走线 长度的窗口。 第3 步:执行菜单命令Route-Delay Tune ,该命令即为蛇形走线命令。控制面板中选 项如图8.29 所示,拉蛇形线之前必须设置好这些选项。Active etch subclass 表示当前走线所 在层。Net 项会显示当前处理的走线的网络名称。Gap in use 表示蛇形走线中当前使用的并 行线段之间边到边间隙。Style 用于设置采用哪种形式的蛇形线,左侧的小图标直观的显示 三种蛇形线的形状。Center 选项用于设置是否以原走线为轴对称绕线。Gap 用于设置蛇形走 线中并行线段之间边到边间隙,有三种设置方式:nx width (线宽倍数)、n x space (线距倍 数)、数值。Corners 用于设定蛇形线转弯时采用哪种转角。Miter size 设置转角尺寸。Allow DRCs 选项如果被选中,当拉出的蛇形线与其他走线或焊盘等之间违反了间距约束规则时, 会提示DRC 错误,但是蛇形线可以被拉出。如果不选该选项,若违反间距约束规则,不产 生蛇形线。 1 2 3

文档评论(0)

f8r9t5c + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8000054077000003

1亿VIP精品文档

相关文档