- 103
- 0
- 约4.6千字
- 约 30页
- 2017-06-02 发布于河南
- 举报
第3章组成原理存储器扩充以及与CPU的连接
* 存储容量 = 字数 * 字长。一个存储芯片的容量总是有限的。要组成一个容量和一定字长存储器,必须利用多个芯片进行有机组合,得到存储器的要求的容量。用存储芯片构成一个存储器传统的方法主要有:位扩展法、字扩展法和字位同时扩展法。 第三章 存储系统 3.3.4 存储器扩展及与cpu的连接 1、位扩展 例:现有芯片:64K*1,欲组成:64K*8的存储器 解:要求连接四根线:地址线A,数据线D,片选线CS,和读写线WE,连接如下: 第三章 存储系统 3.3.4 存储器扩展 D0 WE 64K*1 CS A0A1….A15 D1 WE 64K*1 CS A0A1….A15 D7 WE 64K*1 CS A0A1….A15 WE D7 D1 D0 A0 A1 A15 CS 2、字扩充 例:现有芯片:16K*8,欲组成:64K*8的存储器,如下图 第三章 存储系统 3.3.4 存储器扩展 D0…D7 WE 16K*8 CS A0A1….A13 D0…D7 WE 16K*8 CS A0A1….A13 D0…D7 WE 16K*8 CS A0A1….A13 WE D7 D0 A0 A1 A13 CS0 CS1 CS3 存储器的扩展之字扩展(续) 分析: 1) 在字、位扩展中,CS如何连接? 2) 在片内地址线的连接中,所有A0脚连在一起,所有A1脚连一起,……所有An脚连一起,目的何在? 3) 字和位同时扩展时,是先解决字扩展?还是先解决位扩展? 分析的目的,在于找到规律,得到规律反过来又对实践有指导意义。 第三章 存储系统 3.3.4 存储器扩展 存储器的扩展(续) 3、字、位同时扩展 例:现有芯片:16K*4,欲组成:64K*8的存储器 分析:16K*4 16K * 8 64K * 8 2片 4组 于是从分析得到:位扩展两芯片CS连一起,4组字扩展CS要分开。如下,存储器的示意图。 第三章 存储系统 3..3.4 存储器扩展 存储器的扩展之字位同时扩展(续) 第三章 存储系统 3.3.4 存储器扩展 字和位同时扩展举例 1 RAM芯片与CPU接口特性 各种RAM芯片主要有下列几类外部接口信号线: 地址线——Ai 数据线——Di 片选线——CE或CS 读/写控制线——WE或WE/OE 电源线——Vcc——+5V,工作电源 GND——地 第三章 存储系统 3.3.4 存储器与CPU的连接 存储器与CPU的连接之RAM芯片与CPU接口特性(续) 连接方法: 1) 低位地址线、数据线、电源线(不要求)直接相连 2) 高位地址线;全译码方式,高位地址线经译码后产生片选信号CS;线译码方式,除片内寻址外的高位地址线直接分别连至各个芯片的片选端CS。 3) 控制总线组合形成读/写控制线WE或WE/OE 第三章 存储系统 3.3.4 存储器与CPU的连接 存储器与CPU的连接(续) 2 ROM芯片与CPU的接口特性 各种ROM芯片的外部接口信号线主要有: 地址线——Ai 数据线——Di 片选线——CE或CS 读/写控制线——OE 电源线——Vcc——+5V,工作电源 GND——地 Vpp——编程电源 第三章 存储系统 3.3.4 存储器与CPU的连接 存储器与CPU的连接之ROM芯片与CPU的接口特性(续) 连接方法: 1) 低位地址线、数据线、电源线(不要求)直接相连 2) 高位地址线;全译码方式,高位地址线经译码后产生片选信号CS;线译码方式,除片内寻址外的高位地址线直接分别连至各个芯片的片选端CS。 3) 控制总线组合形成输出允许信号OE。 第三章 存储系统 3.3.4 存储器与CPU的连接 存储器与CPU的连接(续) 3 存储器与CPU连接举例 题1:CPU有16根地址线(A15 - A
原创力文档

文档评论(0)