- 1、本文档共63页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第十二章后端设计
第十二章 后端设计 Outlines Backend Design Flow Floorplan Place Route Physical Verification Signal Integrity DFM/DFY Steps of Backend/Physical Design Synthesis Floor Planning Placement Scan chain insertion and re-ordering ( optional ) Clock Tree Synthesis Routing Parasitic and netlist extraction Power analysis Signal integrity checking Final timing analysis (STA and simulation) ECO (optional) LVS/DRC Export GDSII LVS/DRC using sign-off tools Backend Flow with ECO Engineering Change Order (ECO) Achieved by adding small amount of cells in limited area, sizing buffers and routing the connections Prevent disturbing the placement and routing of the rest of the chip Keep in mind: Performance, Power, Size, Reliability It is not impossible to develop “plug Play” tools Floorplanning Based on netlist, create areas of functionality on your chip Determine the placement of blocks Determine the placement of I/O pins Determine the power supply strategy Give feedback on how easy your floorplan might be to wire (Global routing) and how big the chip is Chip Floorplanning Considerations Chip level floorplanning High speed block issue Location affect the timing performance Analog block issue clean Vdd/Vss; minimal spacing to digital block; IO location Die size issue Pin limited; Core limited Power-Ground routing issue Power ring width according to power analysis Power strip/mesh spacing Pin placement and IO ring issue (will be talked in next class) Pad pitch vs. bounding rule; ESD; noise isolation; Die Size Issue –cont. Determine the area for standard cells “Utilization” – 70% ? 80%? 90%? Extra space for clk tree synthesis Extra space for scan chain Layers for routing Hard Macro Placement Macros are generally placed around the peripheral I/O ring A contiguous area for standard cells. Higher freedom for your place-and-route tools during placement and routing of the standard cells The goal of macro placement is to: Reduce timing-critical paths between the macros and interfacing log
您可能关注的文档
- 第27课时 绿色植物对有机物的利用.doc
- 第25章 概率初1.doc
- 第22课(时代特点鲜明的明清文化二).ppt
- 第1节出入口控制系统概述.ppt
- 第21课 承上启下的魏晋南北朝文化1.ppt(上课).ppt
- 第1章_信息技术概述2000.ppt
- 第2单元 摩擦力.ppt
- 第29届全国中学生物理竞赛预奥林匹克赛试卷及答案.doc
- 第2章 管理思想演变.pdf
- 第2节 食物的消化和吸收2课时.ppt
- 新高考生物二轮复习讲练测第6讲 遗传的分子基础(检测) (原卷版).docx
- 新高考生物二轮复习讲练测第12讲 生物与环境(检测)(原卷版).docx
- 新高考生物二轮复习讲练测第3讲 酶和ATP(检测)(原卷版).docx
- 新高考生物二轮复习讲练测第9讲 神经调节与体液调节(检测)(原卷版).docx
- 新高考生物二轮复习讲练测第11讲 植物生命活动的调节(讲练)(原卷版).docx
- 新高考生物二轮复习讲练测第8讲 生物的变异、育种与进化(检测)(原卷版).docx
- 新高考生物二轮复习讲练测第5讲 细胞的分裂、分化、衰老和死亡(讲练)(原卷版).docx
- 新高考生物二轮复习讲练测第5讲 细胞的分裂、分化、衰老和死亡(检测)(原卷版).docx
- 新高考生物二轮复习讲练测第12讲 生物与环境(讲练)(原卷版).docx
- 新高考生物二轮复习讲练测第11讲 植物生命活动的调节(检测)(原卷版).docx
文档评论(0)