第5章 基于3C2410的系统硬件设计.pptVIP

  • 1
  • 0
  • 约 141页
  • 2017-06-14 发布于河南
  • 举报
第5章 基于3C2410的系统硬件设计

第 5 章 基于S3C2410的系统硬件设计 ;主要内容; 5.1 S3C2410简介;;引脚说明;;;;;;;;; 5.1.1 S3C2410A的特点 ;LCD控制器STN LCD显示特性:super-twisted nematic超扭曲向列型 TFT彩色显示特性 :Thin Film Transistor薄膜晶体管,TFT表现效果比 STN好,但是STN又比TFT省电 看门狗定时器;16 位 IIC总线接口 IIS总线接口:1 通道音频IIS 总线接口,可基于DMA 方式工作 USB主设备 USB从设备 SD主机接口 SPI接口 工作电压:内核:1.8V 最高200MHz (S3C2410A-20) 2.0V 最高266MHz (S3C2410A-26) 存储器和 IO 口:3.3V 封装 :272-FBGA:Fine-Pitch Ball Grid Array:细间距球栅阵列 ; 5.1.2 存储器控制器 ;存储器映射 ; 5.1.3 NAND Flash控制器 ;NOR 闪存与NAND 闪存; NAND Flash控制器的结构框图 ; NAND Flash的工作方式 ;NOR flash启动和nand flash启动; 5.1.4 时钟和电源管理 ;主要内容; 5.2.1 S3C2410A的I/O口工作原理 ;PORT G CONTROL REGISTERS (GPGCON); 5.2.2 I/O口编程实例 ; 5.2.2 I/O口编程实例 ; 5.2.2 I/O口编程实例 ; 5.2.2 I/O口编程实例 ; 5.2.2 I/O口编程实例 ;主要内容; 5.3.1 ARM的中断原理 ; 优先级生成模块(56 个中断源) ;中断源; 5.3.2 S3C2410A的中断控制器 ;中断源挂起寄存器SRCPND;中断优先级控制寄存器PRIORITY;子中断源挂起寄存器;子中断屏蔽寄存器;元艘册滞济涵尉朵形若毒贺撕习蛙凑左勾剃逊抢也筋埃脐蝗汹内血鸯躁歪第5章 基于3C2410的系统硬件设计第5章 基于3C2410的系统硬件设计;; 5.3.3 中断编程实例;举例:通过定时器1中断控制CPU板左下角的LED1和LED2实现轮流闪烁。;举例:通过定时器1中断控制CPU板左下角的LED1和LED2实现轮流闪烁。;在执行中断服务程序之前,首先要确保HandleIRQ地址处保存中断分发程序IsrIRQ的入口地址。 ldr r0,=HandleIRQ ldr r1,=IsrIRQ str r1,[r0] 接下来将执行IsrIRQ中断分发程序,具体代码如下: IsrIRQ sub sp,sp,#4 ;为保存PC预留堆栈空间 stmfd sp!,{r8-r9} ldr r9,=INTOFFSET ; [INTOFFSET] =0-31 ldr r9,[r9] ;加载INTOFFSET寄存器值到r9 ldr r8,=HandleEINT0 ;加载中断向量表的基地址到r8 add r8,r8,r9,lsl #2 ;获得中断向量 ldr r8,[r8] ;加载中断服务程序的入口地址到r8 str r8,[sp,#8] ;保存sp,将其作为新的pc值 ldmfd sp!,{r8-r9,pc} ;跳转到中断服务子程序执行 ;举例:通过定时器1中断控制CPU板左下角的LED1和LED2实现轮流闪烁。;主要内容; 5.4.1 DMA工作原理 ; 5.4.2 S3C2410A的DMA控制器 ;DMA通道及中断源; 要进行DMA操作,首先要对S3C2410A的相关寄存器进行正确配置。每个DMA通道有9个控制寄存器,因此对于4通道的DMA控制器来说总共有36个寄存器。其中每个DMA通道的9个控制寄存器中有6个用于控制DMA传输,另外3个用于监控DMA控制器的状态。 ;;DMA控制寄存器;DMA控制寄存器;; 5.4.3 DMA编程实例 ;主要内容; 5.5.1 UART的工作原理 ;RS-232信号定义; RS-232C接口的基本连接方式 ; UART的功能和组成 ; 5.5.2 S3C2410A的UART ; 与UART相关的操作 ; 与UART相关的寄存器 ;;;发送与接收中断请求类型 0 = Pulse (Interrupt is requested as soon as the Tx buffer beco

文档评论(0)

1亿VIP精品文档

相关文档