基本逻辑运算及集成逻辑门多图.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基本逻辑运算及集成逻辑门多图

(3) 抗干扰能力 1.电压传输特性曲线: Vo=f(Vi) A B C D E (1)输出高电平电压VOH——在正逻辑体制中代表逻辑“1”的输出电压。VOH的理论值为3.6V,产品规定输出高电压的最小值VOH(min)=2.4V。 VOH 的标准值是3V。 (2)输出低电平电压VOL——在正逻辑体制中代表逻辑“0”的输出电压。VOL的理论值为0.3V,产品规定输出低电压的最大值VOL(max)=0.4V。 VOL 的标准值是0.3V。 (3)关门电平电压VOFF——是指输出电压下降到VOH(min)时对应的输入电压。即输入低电压的最大值。在产品手册中常称为输入低电平电压,用VIL(max)表示。产品规定VIL(max)=0.8V。(0.8-1V) 几个重要参数 (4)开门电平电压VON——是指输出电压下降到VOL(max)时对应的输入电压。即输入高电压的最小值。在产品手册中常称为输入高电平电压,用VIH(min)表示。产品规定VIH(min)=2V。(1.4-1.8V) (5)阈值电压Vth——电压传输特性的过渡区所对应的输入电压,即决定电路截止和导通的分界线,也是决定输出高、低电压的分界线。 近似地:Vth≈VOFF≈VON 即Vi<Vth,与非门关门,输出高电平; Vi>Vth,与非门开门,输出低电平。 Vth又常被形象化地称为门槛电压。Vth的值为1.3V~1.4V。 低电平噪声容限 VNL=VOFF-VOL(max)=0.8V-0.4V=0.4V 高电平噪声容限 VNH=VOH(min)-VON=2.4V-2.0V=0.4V (6)噪声容限—TTL门电路的输出高低电平是一个范围, 即它的输入信号允许一定的容差。 (7)输入低电平电流IIL与输入高电平电流IIH 1.输入低电平电流IIL——是指当门电路的输入端接低电平时,从 门电路输入端流出的电流。 可以算出: 产品规定IIL<1.6mA。 2.输入高电平电流IIH ——是指当门电路的输入端接高电平时,流入 输入端的电流。 产品规定:IIH<40uA。 (8)灌电流负载——当驱动门输出低电平时,电流从负载门 灌入驱动门。 NOL称为输出低电平时的扇出系数。 产品规定IOL=16mA。 (9)拉电流负载——当驱动门输出高电平时,电流从驱动门 拉出,流至负载门的输入端。 NOH称为输出高电平时的扇出系数。 产品规定:IOH=0.4mA。 由此可得出: 一般NOL≠NOH,常取两者中的较小值作为门电路的扇出系数,用 NO表示。 在工程实践中,有时需要将几个门的输出端并联使用,以实现与逻辑,称为线与。普通的TTL门电路不能进行线与。为此,专门生产了一种可以进行线与的门电路——集电极开路门。 2.3.2 集电极开路门( OC门)和三态门 1)OC门 (1)实现线与。 逻辑关系为: OC门主要有以下几方面的应用: (2)实现电平转换。 如图示,可使输出高电平变为10V。 (3)用做驱动器。 如图是用来驱动发光二极管的电路。 (1)当输出高电平时 RP不能太大。RP为最大值时要保证输出电压为VOH(min)。 OC门进行线与时,外接上拉电阻RP的选择: 得: VCC-VOH(min)= IIHRP(max) 由: (2)当输出低电平时 所以: RP(min)<RP<RP(max) 由: 得: RP不能太小。RP为最小值时要保证输出电压为VOL(max)。 (1)三态输出门的结构及工作原理。 当EN=0时,G输出为1,D1截止,相当于一个正常的二输入端与非门,称为正常工作状态。 当EN=1时,G输出为0,T4、T3都截止。这时从输出端L看进去,呈现高阻,称为高阻态,或禁止态。 2)三态门 去掉非门G,则EN=1时,为工作状态, EN=0时,为高阻态。 三态门在计算机总线结构中有着广泛的应用。 (a)组成单向总线——实现信号的分时单向传送。 (b)组成双向总线, 实现信号的分时双向传送。 (2)三态门的应用 MOS管的结构 S (Source):源极 G (Gate):栅极 D (Drain):漏极 B (Substrate):衬底 金属层 氧化物层 半导体层 PN结 2.3.3 CMOS门电路的构成 1. CMOS

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档