- 139
- 0
- 约1.12万字
- 约 27页
- 2017-07-02 发布于湖北
- 举报
用CMOS传输门和CMOS非门设计D触发器
用CMOS传输门和CMOS非门设计
边沿D触发器
姓 名 单赟吉
所在学院 电子信息工程
专业班级 通信1109
学 号
指导教师 白双
日 期 __2013.12月_____
目 录
摘要 2
第一章 绪论 2
1.1 CMOS D触发器与TTL D触发器的比较 3
1.2 触发器 4
1.3 边沿触发器 4
第二章 D触发器电路组成结构 6
2.1 CMOS反向器 6
2.2 CMOS传输门 6
2.3 D触发器 7
2.4 第一种设计方案 8
2.5 第二种设计方案 9
2.6 两种设计方案比较 10
第三章 置位、复位电路 12
第四章 特征方程,特征表,激励表,状态图 14
4.1 特征方程和特征表 14
4.2 激励表 14
4.3 状态图 14
第五章 激励信号D的保持时间和时钟CP的最大频率 16
5.1 平均传输延迟时间 16
5.2 建立时间和保持时间 16
5.3 CP时钟周期 17
第六章 设计的D触发器转换成JK触发器和T触发器 18
6.1 设计的D触发器转换成JK触发器 18
6.2 D触发器转换成T触发器 19
第七章 CMOS D触发器在CP边沿的工作特性研究 21
第八章 CMOS D触发器的应用—CD4013触摸开关 24
第九章 总结以及感想 25
参考文献 26
摘要:本文用CMOS传输门和CMOS非门设计边沿D触发器。说明电路组成结构;阐述电路工作原理;写出特征方程,画出特征表,激励表与状态图;计算出激励信号D的保持时间和时钟CP的最大频率;将设计的D触发器转换成JK触发器和T触发器。
关键词: 边沿触发 CMOS非门,CMOS传输门,D触发器。
Abstract:This paper mainly studied how to use CMOS transmission door and CMOS gate design edge D flip-flop. Firstly analyzes CMOS transmission door and CMOS gate principle; Then use the CMOS transmission door and CMOS gate design the edge D flip-flop; Also this paper tells us how this circuit work, Then write characteristic equation, draw the feature list, incentive table and state diagram; Next calculate the excitation signal D retention time and clock CPs maximum frequency; Finally put The design of the D flip-flop into JK flip-flop and T trigger.
Keywords: trigger edge; CMOS gate;CMOS transmission gate; D trigger;
绪论
1.1 CMOS D触发器与TTL D触发器的比较
TTL电路的速度快,传输延迟时间短(5-10ns),但是功耗大。COMS电路的速度慢,传输延迟时间长(25-50ns),但功耗低。COMS电路本身的功耗与输入信号的脉冲频率有关,频率越高,芯片集越热,这是正常现象。
74LS47和74HC47都是双D触发器,其功能比较的多,可用作寄存器,移位寄存器,振荡器,单稳态,分频计数器等功能。不同的是74LS74是由TTL门电路构成而74HC74是由CMOS门电路构成,下面我将分析比较两块芯片的功能。
下面以TTL电路74LS74芯片和CMOS电路74HC74芯片为例,讨论TTL以及CMOS电路的特点,进而分析好坏。为了比较方便,参数均采用额定参数.具体参数如表1所示。
表1 74LS74, 74HC74部分参数对照表
74LS74 74HC74 功耗P(mw) 2 0.004 工作电压范围 4.75-5.35V 2-6V 高低点平差距 3.15V 7V TA(℃) 0-70 -40—85 传输延迟Tpd(ns) 19ns 17 ns
二者比较分析:
1.静态功耗
CMOS集成电路采用场效应管,且都是互补结构
原创力文档

文档评论(0)