教案dds任意波形发生器设计.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
教案dds任意波形发生器设计

方案选择 方案二:采用锁相式频率合成器,利用锁相环,将压控荡器(VCO)的输出频率锁定在所需频率上,该方案性能良好,但难以达到输出频率覆盖系数的要求,且电路复杂,不适于产生低频信号。 * 方案选择 方案三:采用直接数字频率合成器(DDS) ,可用硬件或软件实现。即用累加器按频率要求相对应的相位增量进行累加,再以累加相位值作为地址码,取存放于 ROM 中的波形数据,经 D/A 转换、滤波即得所需波形。方法简单,频率稳定度高,易于程控。 * 方案选择 方案四:采用单片机控制动态生成程序。该方法引入动态编程和同时钟技术,使用 8031 便可产生 50kHz 的正弦波。 * 实现DDS的技术方法 方法一:采用高性能 DDS单片电路,主 要有 Qualcomm、 AD、 Sciteg和 Stanford 等公司单片电路(monolithic)。 * 实现DDS的技术方法 方法二:采用低频正弦波 DDS单片电路。此方案的典型电路有 Micro Linear 公司的电源管理事业部推出低频正弦波DDS单片电路 ML2035 以其价格低廉、使用简单得到广泛应用。 * 实现DDS的技术方法 方法三:基于 FPGA/CPLD的DDS设计方法。利用FPGA/CPLD可以需要方便地实现各种比较复杂的调频、调相和调幅功能,具有良好的实用性。 * 基于FPGA的DDS任意波形发生器 设计任务及要求 波形发生器技术指标 DDS通道的FPGA实现 系统软件设计 * 设计任务及要求 设计任务:基于DDS技术的任意波形发生器主要由微处理器控制模块、键盘与显示模块、DDS通道的FPGA实现模块、D/A转换模块以及滤波器模块组成。同时片外扩展了4 KB程序存储器SRAM和6 KB数据存储器ROM,分别用于存储波形抽样数据和3种标准输出波形抽样数据。 * 设计任务及要求 要求: 1、进行相应的接口设计工作。接口包括:微处理器与扩展器件的接口;微处理器与FPGA模块的接口;微处理器与键盘、显示模块的接口;微处理器与输出幅值调节电路的接口。 * 设计任务及要求 要求: 2、DDS通道的FPGA实现模块。 在FPGA中实现相位累加器、地址总线控制器、数据总线控制器; 其中,相位累加器是整个DDS系统的关键。这里的相位累加器实质上是一个带反馈的29位加法器,它把输出数据作为反馈数据和由微处理器送来的频率控制字连续相加,从而产生有规律的29位相位地址码。 设计中采用流水线技术实现29位加法。当输入所需频率时,转换成频率控制字来驱动FPGA工作,从而产生所需波形频率。 * 设计任务及要求 要求: 3、DDS系统的工作频率与D/A转换器转换效率的匹配问题。 4、考虑信噪比问题。 5、PCB布线要求采取相应手段来减少外界干扰,降低输出信号的杂散性,撰写实验报告。 * 波形发生器主要技术指标 标准波输出:正弦波、方波、三角波、正锯齿波和梯形波。 任意波输出:1×4 096点(抽样)。 输出频率范围:0.000 1~5M Hz。 相对频率分辨率:10-3 Hz。 输出信号电压: 5Vp-p。 相位噪声:≤-90 dB/Hz。 * 系统结构框图 * 抽样数据原理 S R A M作为一个波形抽样数据的公共存储器,当要产生某种波形时输人相应的控制信息,系统将抽样数据从R O M里加载到S R A M里以供F PG A工作时寻址查表使用。 * DDS通道的FPGA实现 DDS系统主要是由相位累加器、地址总线控制器、数据总线控制器与SRAM这四个模块组成。其中,SRAM模块外,其余3个模块都是在FPGA上实现。 * 相位累加器 相位累加器是整个D D S 系统运转的关键, 它设计的好坏直接影响到整个系统的功能。 它实质上是1 个带反馈的2 9 位加法器, 把输出数据作为另一路输人数据和从微处理器送来的频率控制字进行连续相加, 产生有规律的2 9位相位地址码, 设计中采用流水线技术实现2 9 位加法器。 * 频率控制字 设输出信号的频率为f , 参考频率为fc , 频率控制字为K , 则三者的关系为: * 系统软件设计 软件系统采用“自顶向下”的设计方法 系统控制流程:系统初始化,用户控制输入。 * 软件平台设计 开发环境选择 NI(美国国家仪器公司)的 LabVIEW 8.0 LabWindows/CVI开发环境 MATLAB * 任意波形信号的编辑 绘图法,用户可以自己画出想得到的波形的图形,但是用这种方法产生出来的信号精度不高,适用于对产生的信号要求不高的用户,其优点是简单方便。 公式法,根据用户输入的公式或者函数语句产生波形信号,这种方法比较科学,精度较高。 * 任意波形设置界面 * 绘图法 主要用到MATLAB中的两个函数:ginput(鼠标输入图形)和splin

文档评论(0)

ranfand + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档