- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验名称 寄存器功能测试及应用
实验目的
1、掌握集成D触发器的逻辑功能及触发方式。
2、掌握集成触发器的使用方法。
3、熟悉寄存器的电路结构和工作原理。
4、熟悉74HC74D触发器的结构和工作原理。
5、了解D触发器的移位功能
二、实验设备及器件
1、数字逻辑电路实验板
2、74HC74双D触发器 2片
实验原理
触发器具有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,
可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存贮器
件,是构成各种时序电路的最基本逻辑单元。
在输入信号为单端的情况下,D 触发器用起来最为方便。本实验采用上升沿触发的双D
触发器74HC74,引脚功能及逻辑符号如图1 所示。
图1 74HC74 引脚排列及逻辑符号
其状态方程为:Qn+1=Dn
其输出状态的更新发生在CP 脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发
器的状态只取决于时钟到来前D 端的状态,D 触发器的应用很广,可用作数字信号的寄存,
移位寄存,分频和波形发生等。有很多种型号可供各种用途的需要而选用。
74HC74D触发器,在脉冲CP作用下,Q端输出和D 端输入相同,每来一次脉冲,从D端输入的数据向后一个触发器移动一位,实现移位功能,输入的0或1决定等的亮灭。
四、实验内容与步骤
1、利用两块74HC74(四个D触发器)构成一个单向的移位寄存器。
参照图2搭接电路,观察并记录结果于表1。
图2右移移位寄存器
表1
CP 输入数据
D 右移移位寄存器输出 Q3 Q2 Q1 Q0 0 0 0 0 0 0 1 1 0 0 0 1 2 0 0 0 1 0 3 1 0 1 0 1 4 1 1 0 1 1
实验注意事项
1、注意集成块功能端有效的状态。当为0时,无条件清零,移位时,为1,CP端为上升沿触发。
2、实验中CP同时接在一个脉冲输出端,得到同步脉冲。
3、注意个引脚连线,每个输出端Qn不但要输出到指示灯,还要做为下一个输入端的Dn+1,最后一个Q4除外。
4、上次实验没有做出结果,经本次实验结果对比后可知,有以下错误:
(1)、上次对的处理出现错误,没有先将置低清零;
(2)、CP端处理不正确,上次实验将他们接到空口上,再统一接脉冲输出端,结果空口不联通,及所以CP端没有脉冲。在本实验中,将4个CP端直接接到脉冲输出端。
5、本实验验证了D触发器的逻辑功能,也实现了组合D触发器的移位功能。
文档评论(0)