BDTI研究认证以DSP为核心的FPGA设计的高级综合流程 BDTI study certifies high-level synthesis flows for DSP-centric FPGA design.pdfVIP
- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
BDTI研究认证以DSP为核心的FPGA设计的高级综合流程 BDTI study certifies high-level synthesis flows for DSP-centric FPGA design
BD’rl磷巍谯涯鞭DSP遗赣心的
FPGA设计熬嵩缀蒜鑫瀛糕
Bier
伯克利设计技术公司(BDTI)总裁Jeff
White
伯克利设计技术公司DSP分析师JenniferEyre
度,这也反映了大量潜在受益于
摘要:以往,手写RTL代码在FPGA上实现的高强度HLST的处理器用户的实际情况。
应用通常能实现较高的质量,但是生产力不高;而用DSP 最初进行评估的两个HLST程
处理器实现的应用生产力虽高,但结果质相对较差。权衡
可编程DSP处理器和FPGA的使用问题时,开发时间对许
次评估测试计划的结果,其中的一
多系统设计人员而言都是一大障碍。BDTI的评估显示,高
级综合工具可以在很大程度上消除这一障碍,能够简化
用户都感到吃惊。
DSP开发人员用FPGA实现设计的工作。
采用HLST实现应用
关键词:DSP;FPGA;高级综合工具(HLST)
采用HLST实现测试应用的步
骤是,先对所需功能进行高级语言
近年来,高级综合工具(HLST)已有吸引力的作用,无需编写RTL代描述,高级综合工具由此生成RTL
成为在设计方案中使用或希望使用 码就能移植到更强大的处理引擎 实现。随后赛灵思的RTL工具(集
FPGA的工程师的必备工具。这种工FPGA上。 成综合环境(ISE)和嵌入式开发套件
具以应用的高级表示法(例如用C 过去的高级综合工具都不能生
语言或MATLAB的M语言编写的成高效的RTL代码(就资源使用率式的完整FPGA实现,用于对带有
表示法)为输入,并生成面向FPGA而言)。大多数工程师都不愿牺牲手 I/O和存储器的特定硬件平台上的
的硬件实现的寄存器传输级HDL编的RTL代码的性能和效率,因此特定赛灵思FPGA进行编程。本案
描述。 这种工具未能赢得较大市场份额。 例中使用的平台为赛灵思的
高级综合工具对两种类型的潜 不过,最近出现的一些新鲜事例显示,
在用户非常有用,一是正在实现高强 面向赛灵思FPGA的新型HLST工
tan@一3A
DSP版本,这是一款基于
度数字信号处理(DSP)应用的FPGA具其效率和易用性都非常高。在这 DSPFPGA的目标设汁
Spartan一3A
用户,二是正在实现高强度数字信 种情况下,潜在用户要如何去评判 平台。
号处理(DSP)应用的高性能DSP处高级综合工具是否有使用价值呢? 该评估本可以仅限于高级综合
理器用户。这是因为信号处理工作 为了回答这一问题,独立基准 工具,忽略设计流程中的“RTL到比
负载非常繁重,通常需要较高的数 测试与分析公司BDT
您可能关注的文档
- Altera公司于天津大学成立国内第60所EDASOPC联合实验室.pdf
- AlInGaN量子阱垒层材料的优化 Research on Optimizing Barrier Material for AlInGaN Quantum Wells.pdf
- Altera三大策略打造45nm FPGA Altera Three strategies construct 45 nm FPGA.pdf
- Altera公司打造FPGA的奥林匹克竞赛 Altera sets up the Olympics of FPGA.pdf
- Altera创新来自创新方法.pdf
- Altera发布业界首款40-nm FPGA和HardCopy ASIC.pdf
- Altera将采用Intel的14 nm三栅极技术开发FPGA.pdf
- Altium DesignerFPGA板级系统一体化开发工具.pdf
- Altium推出NanoBoard 3000开发板简化电子产品设计 Altium release NanoBoard 3000,simply the design of electronic products.pdf
- Altium加速使“中国设计”成为现实——访Altium公司新任首席执行官Kayvan Oboudiyat先生.pdf
文档评论(0)