CMOS运算放大器版图设计论文.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CMOS运算放大器版图设计毕业论文 目 录 前 言 5 第1章 绪论 6 1.1 课题背景 6 1.1.1 研究背景 6 1.1.2研究内容 7 1.2 电路设计流程 8 1.3 主要工作以及任务分配 10 1.3.1主要工作 10 1.3.2 任务分配 10 第2章 版图基础知识 11 2.1 版图的设计简介 11 2.1.1 版图的概念 11 2.1.2 版图中层的意义 11 2.2 CMOS工艺技术 14 2.2.1概述 14 2.2.2 CMOS工艺的一些主要步骤 15 2.2.3 CMOS制造工艺的基本流程 16 2.3 设计规则 18 2.4 MOS集成运放的版图设计 22 第3章 CMOS运算放大器简介 23 3.1 概述 23 3.2两级CMOS运算放大器的优点 24 3.3 两级运算放大器原理简单分析 24 第4章 CMOS运算放大器的仿真 27 4.1 概述 27 4.2 MOS运算放大器技术指标总表 27 4.3仿真数据 29 4.3.1 DC分析 29 4.3.2测量输入共模范围 30 4.3.3 测量输出电压范围 31 4.3.4 测量增益与相位裕度 33 4.3.5 电源电压抑制比测试 34 4.3.6 运放转换速率和建立时间分析 36 4.3.7 CMRR的频率响应测量 38 第5章 算放大器版图设计 40 5.1 Cadence使用说明 40 5.2 版图设计 42 5.3 CMOS运放版图 43 第6章 总 结 44 参考文献 44 致谢词 45 外文资料原文 45 外文资料译文 46 第1章 绪论 1.1 课题背景 1.1.1 研究背景 运算放大器(简称运放)是具有很高放大倍数的电路单元。在实际地电路中,通常结合反馈网络共同组成某种功能模块。由于早期应用于模拟计算机中,用以实现数字运算,故得名“运算放大器”。运算放大器(简称运放)是许多混合信号系统和模拟系统中的一个组成部分。不同层次的复杂的运算放大器是用来实现多种功能高速放大或过滤的直流偏置。每一代技术,由于供应减少电压和晶体管沟道长度的运算放大器的设计继续提一个复杂的问题。是各种应用的一个通用模块这些努力创造一个“理想”的运算放大器,例如,高电压增益,高输入阻抗和低输出阻抗。然而,成本费用的其他性能如输出幅度,速度和放大器的设计从开始认识到妥协之间的各种参数,这样一个妥协,最终将需要更多地考虑整体的设计,因此,我们需要知道满足每个人从适当的值的参数。例如,如果高速度的要求,增益误差要求不高的选择电路结构应有利于前者,后者可以牺牲模拟集成电路设计过程可以分为大设计的前端和后端) 图1.1 模拟集成电路设计流程 在经过“确定目标——电路仿真——版图制作——流片测试”这4个步骤后,才能算完成了全部的电路设计流程。将最后的测试结果和最初的电路指标进行比较,总结电路设计的结果。从而为下一次的电路设计做准备。 1.3 主要工作以及任务分配 1.3.1主要工作 (1)收集CMOS运算放大器和模拟集成电路版图设计的相关资料。 (2)分析CMOS运算放大器电路的构成和基本原理并对其相关电路进行筛选。 (3)学习有关参考书籍,掌握有关设计、计算方法。 (4)方案论证与比较。 (5)电路的单元设计 (6)对电路进行仿真和参数分析 (7)版图设计与优化。 (8)DRC验证及修改仿真。 (9)设计总结。 1.3.2 任务分配 (1)第3周:资料收集及整理。 (2)第4周:设计基本原理图,并提交毕业设计开题报告。 (3)第5周~第8周:对设计的电路进行版图设计。 (4)第9周~第14周:根据从版图中提取的参数,进行软件仿真。将仿真结果与设计参数进行比较,如不满足设计指标要求,则修改版图,再提取参数、仿真对比,知道满足需要为止。 (5)第15周~第16周:撰写设计报告,提交符合规范的设计报告。 (6)第17周:答辩。 1.4 小结 本小节主要介绍了CMOS运放的研究背景以及研究内容,还介绍了模拟集成电路设计的基本流程。使我们对设计模拟集成电路有了初步的了解。最后指出了本次设计主要工作以及主要内容。 第2章 版图基础知识 2.1 版图的设计简介 2.1.1 版图的概念 版图:就是按照规则画好器件,合理的摆放器件,再用金属线适当的连接。不同的颜色图案表示不同的层次,工艺厂商按照图纸制造掩膜版,掩膜版的层数设计工艺步数和成本。不同的颜色图案层叠起来,从平面图上反应着立体的存在。 2.1.2 版图中层的意义 为了更好的理解版图的概念,这里介绍MOS管。如图2.1的PMOS管,左侧是电路原理图中的符号,右边是物理结构图。在PMOS管结构图中,包含了P衬底、N阱、P+有源区、栅极下氧化层、多晶硅栅以及引出的G、D、S、B各级的接触孔。实际上,它们是一层一层从下到上叠在

文档评论(0)

你好世界 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档