VHDL基于FPGA的电机测速系统设计+文献综述.docVIP

  • 29
  • 0
  • 约5.23千字
  • 约 14页
  • 2017-08-30 发布于浙江
  • 举报

VHDL基于FPGA的电机测速系统设计+文献综述.doc

VHDL基于FPGA的电机测速系统设计文献综述

VHDL基于FPGA的电机测速系统设计+文献综述 摘要由于微电机的普遍应用,对电机的各向性能研究已经越发深入。而电机的转速作为电机的一项重要数据指标,其简单方便的测量方法也具有很广泛的用处与实际意义。作者基于Quartus Ⅱ软件的开发平台,运用VHDL语言,先将时钟信号进行分频,分频出一路与电机转速频率一样的20HZ时钟信号,然后把方波信号作为输入信号;再将20HZ的时钟信分频到0.5HZ,作为计数器的时钟信号,对1S内方波的上升沿进行计数,并将输出结果稳定的保存下来,并进行模拟仿真,仿真后出来的结果即相当于电机的转数。6240 关键词电机测速VHDL分频计数器 毕业设计说明书(论文)英文摘要 TitleThe MeasurementOfMotor Speed Abstract Because of the widespread application of micro-motor,various properties of the motor has been studyed deeply. The speed of the motor is an important data indicator of the motor.The simple and convenient method of measuring speed is also very useful a

文档评论(0)

1亿VIP精品文档

相关文档