微机原理接口设计1(8255的应用).docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机原理接口设计1(8255的应用)

吉林建筑大学 电气与电子信息工程学院 《 设计题目: 微机原理接口设计1(8255应用) 专业班级: 信科121 学生姓名: 学 号: 指导教师: 王 设计时间: 2014.12.10-2014.12.25 教师评语 成绩 评阅教师 日期 目 录 摘 要 ………………………………………………………………………………2 第1章 总体方案设计 ………………………………………………………………3 1.1 系统设计要求……………………………………………………………………3 1.2 基本原理…………………………………………………………………………3 1.3 原理框图…………………………………………………………………………3 第2章 系统硬件兼部分软件设计 …………………………………………………4 2.1 8086微处理器……………………………………………………………………4 2.1.1 8086微处理器简介…………………………………………………………4 2.1.2 8086 CPU的引脚信号和功能………………………………………………4 2.2 地址译码电路……………………………………………………………………5 2.2.1 译码器74LS138简介………………………………………………………5 2.2.2 各芯片的译码选址设计……………………………………………………6 2.3 100ms定时中断电路 ……………………………………………………………6 2.3.1 可编程定时/计数器8253简介……………………………………………6 2.3.2 8253的初始化与连接………………………………………………………7 2.3.3 可编程中断控制器8259A简介……………………………………………8 2.3.4 100ms定时中断电路的硬件连接 …………………………………………9 2.4 外设接口电路……………………………………………………………………9 2.4.1 可编程并行接口8255简介 ………………………………………………9 2.4.2 8255与外设的连接与初始化 ……………………………………………10 第3章 总结…………………………………………………………………………12 参考文献 ……………………………………………………………………………12 附 录………………………………………………………………………………13 摘要 选用8086作为中央处理器,利用可编程并行接口8255作为开关检测和继电器控制信息的输入/输出接口;系统通过可编程定时/计数器8253的两个计数器级联,实现对2MHz时钟信号的计数定时,初始化8253中写入定时信息,使系统每100ms产生一个定时中断请求信号发送给8259A,由其送入8086CPU后,CPU检测一次开关状态,若检测开关为闭合状态,则使继电器通电动作,若检测开关为断开状态,则继电器不动作;初始状态下继电器不动作。 关键词: 程并行接口8255 可编程定时/计数器8253 定时中断 ABSTRACT We choose 8086 as the control of the core components,using the Programmable Parallel Interface 8255 as I/O Interface of the switch testing and relay control; The system count the 2MHz clock signal by two counters of the Programmable Timing?Counter 8253 cascaded together, the Timing information is wrote when initializing the 8253 ,the system produces an interrupt request signal every 100ms and convey it to the CPU through Programmable?Interrupt Controller 8259A,after that,8086 CPU tests the state of the switch, if the

文档评论(0)

dajuhyy + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档