网站大量收购独家精品文档,联系QQ:2885784924

计算机组与成原理 [袁春风]chap4homework .ppt

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
计算机组与成原理 [袁春风]chap4homework

第一次作业(2003/04/18) 思考题 (1). 为什么传统的RAM采用位片式芯片,而ROM采用字片式芯片?zA (2). 为什么要在位片式芯片中设置片选信号? 作业题 (1). 解释下列名词: 存储单元 记忆单元 编址方式 编址单位 易失性存储器 随机存取存储器 相联存取存储器 存取周期 刷新 再生 (2). 书上习题1 (3). 书上习题2 (4). 书上习题3 第一次作业解答 思考题 (1)为什么传统的RAM采用位片式芯片,而ROM采用字片式芯片? 因为一般来说,RAM的容量要求大,而位片式芯片可在字方向上扩充,用来组成容量很大的RAM。此外,位片式芯片引脚数少,因而更可靠。ROM的容量一般不大,用1到2个字片式芯片就可构成,成本低。 (2)地址线复用时,只需用一半的信号线。你认为这是以时间为代价的吗?如果不是,请说明理由。 目前的技术而言,是以时间为代价的。(参看时序图) (3)为什么要在位片式芯片中设置片选信号? 便于在字方向上扩充。 作业题: (1) 解释下列名词: 存储单元 记忆单元 编址方式 易失性存储器 随机存取存储器 相联存取存储器 存取周期 EPROM EEPROM 刷新 再生 答:(略) 第一次作业解答 (2) 书中习题1(某机主存储器有16位地址,字长为8位,用1K×4位的RAM芯片构成该存储器) 参考答案: 1)存储器有16位地址,所以容量为64K单元,每单元8位。因此需要的芯片数为:(64K/1K)×(8/4)=64×2=128(片)。 2)该存储器能存放64K字节的信息。 3)芯片地址为10位,存储器共16位地址,所以片选逻辑需要6位地址。 (3) 书中习题2(用8K×8位的静态RAM芯片构成64K字节的存储器 ) 参考答案: 1)所需芯片数为:(64K/8K)×(8/8)=8(片),只在字方向上扩展。 2)存储器逻辑框图 第一次作业解答 第一次作业解答 (3) 书中习题3(用64K×1位的DRAM芯片构成256K×8位的存储器。假定一次刷新操作要一个读/写周期) 参考答案: 1)该存储器的逻辑框图(见下页) 2)所需芯片数:(256K/64K)×(8/1)=32(片)。 3)64K×1的芯片,假定内部结构为256×256。所以存储器刷新一遍至少需要256次刷新操作。若采用分散刷新方式,则刷新信号周期应为:存储周期的2倍。(若采用异步刷新方式,则刷新信号周期应为: 2ms/256≈7.8μs。 4)若采用集中刷新方式,则存储器刷新一遍最少用256个读/写周期。 注1:DRAM芯片的内部结构可从手册中查出。如不知芯片的内部结构,按惯例可将芯片按n×n的结构处理,本例是64 K×1的芯片,则存储器刷新一遍需要256次刷新操作。 注2:若由四个128×128的矩阵构成,则刷新时4个存储矩阵同时对128个元素操作。刷新一遍只需要128次刷新操作。 第一次作业解答 第二次作业(2003/4/18) (1) 解释下列名词: 奇偶校验 多模块存储器 程序访问的局部性 直接映射 组相联映射 Cache FIFO LRU (2)书中习题4 (3)书中习题5 (4)书中习题7 (5)书中习题8 (6)书中习题9 第二次作业解答 解释下列名词 参考答案(略) (2)书中习题4 (用8K×8位的EPROM芯片组成32K×16位的只读存储器 ) 参考答案: 1)??数据寄存器16位。 2) 32K存储器至少应有15位地址,故地址寄存器采用15位或更多。 3)? 共需8片EPROM芯片。 4) 只读存储器的逻辑框图(略) (3)书中习题5(已配有0000H-3FFFH的ROM区域,现再用8K×8位的RAM芯片形成32K×8位的存储区域,CPU地址总线为A0-A15,数据总线为D0-D7,控制信号为R/W(读/写)、MREQ(访存)) 参考答案:  给出地址译码方案,并实现ROM、RAM和CPU的连接。(图见下页)  ROM:0000H-3FFFH(0~214 -1),所以要用两个8Kx8位ROM芯片。  RAM:实际安装的32Kx8位存储器总共要用4个8Kx8位芯片,因此还要两个RAM芯片。16位地址线构成64K物理存储空间,因此另外四个芯片的位置还可插入4个芯片。 第二次作业解答 第二次作业解答 (

文档评论(0)

ctuorn0371 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档