集成电路课程设计模三计数器设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
集成电路课程设计模三计数器设计

集成电路课程设计 题 目 模三计数器设计 姓 名 学 号 专业班级 引言 计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能,同时兼有分频功能,计数器是由基本的计数单元和一些控制门所组成,计数单元则由一系列具有存储信息功能的各类触发器构成,这些触发器有RS触发器、T触发器、D触发器及JK触发器等。计数器在数字系统中应用广泛,如在电子计算机的控制器中对指令地址进行计数,以便顺序取出下一条指令,在运算器中作乘法、除法运算时记下加法、减法次数,又如在数字仪器中对脉冲的计数等等。计数器可以用来显示产品的工作状态,一般来说主要是用来表示产品已经完成了多少份的折页配页工作。,二十多年来发展十分迅速,目前的面貌已焕然一新,性能不断完善,功能不断扩大,自动化程度不断提高,早已冲破了早期只能用于测量频率或计数的概念而渗透到各个测量技术领域中,成为尖端科学研究、通讯、导航以及精密计量不可缺少的设备。在数字电子技术中应用的最多的时序逻辑电路。计数器不仅能用于对时钟脉冲计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。但是并无法显示计算结果,一般都是要通过外接LCD或LED屏才能显示。,使计数器有可能采用最先进的电路元件和技术,因而电子计数器的性能更臻完美。 随着计数器技术的不断发展与进步,计数器的种类越来越多,应用的范围越来 越广,随之而来的竞争也越来越激烈。过硬的技术也成为众多生产厂商竞争的焦点之一。厂商为了在竞争中处于不败之地,从而不断地改进技术,增加产品的种 类。 现计数器的种类已增加到:电磁计数器、电子计数器、机械计数器(拉动机械 计数器、转动机械计数器、按动机械计数器、测长机械计数器) 、液晶计数器等,计数器的应用范围也遍布各个行业。 本次课程设计是在小红帽系统上,利用cadence软件设计一个钟控模三计数器,实现三个周期的脉冲输出并且进行验证。 主体设计 一、实验要求: 1、利用cadence软件制作钟控模三计数器,电源电压, 时钟周期10ns,输出延迟不超过1ns; 2、自建单元库,并且每个单元输出都有仿真波形。 二、设计思路分析: 模三计数器为两位二进制计数,从00,01,10循环计数,在不同的计数状态下分别输出一个周期的脉冲信号.钟控模三计数器有一个用于输入CP信号的信号输入端,以及三个信号输出端口分别为X、Y、Z。由于其三个输出端的输出信号是由两位二进制计数控制。二进制计数从00,01,10循环计数,三个计数状态分别对应三种周期脉冲信号分别由X、Y、Z输出,因此需要设计一个钟控二进制循环计数器,CP信号上升沿时状态发生转换。 状态转换真值表如下: 0 0 0 1 0 1 1 0 1 0 0 0 由、输出状态对应的三种状态真值表如下: X Y Z 0 0 1 0 0 0 1 0 1 0 1 0 0 0 1 由此得逻辑表达式如下: 三、电路设计: 根据状态分析和逻辑表达式,可采用与门、非门和D触发器构成符合要求的计数器,而与门、非门和D触发器都可以在cadence下用CMOS器件构成。 1、反相器(非门)设计 首先,进入Cadence,建立个人工作目录。在登陆工作站后,于桌面空白处右键,tools--Terminal,打开终端。在终端中输入 mkdir mydir,然后进入自己的工作目录cd mydir。启动Cadence,在终端中输入命令icfb 出现Cadence初始界面,打开Cadence的主控窗口CIW(Command Interpreter Window),随后建立个人工作库。单击菜单栏Tools--Library Maneger,打开LM(Library Maneger)窗口,点击File--New--Library,打开New Library窗口,在Name一栏输入要新建的库名zhengzhongfeng,然后单击OK确定。出现Technology File设置窗口,选择第一项Compile a new techfile,单击OK确定。出现Load Technology File窗口,建立名为zhengzhongfeng的新库。通过CIW来新建原理图,在CIW窗口File--New--CellView,弹出新建对话框,于Library Name栏选择自己的工作库,如mylib,在Cell Name栏输入原理图名字,如invert,于Tool栏选择Composer-Schematic,此时View Name栏自动变为schematic,最后单击OK。这样就会弹出Composer主界面,新建原理图成功。点击菜单栏--Add--Instance添加器件,先绘制一个CMOS反相器形成非门单

文档评论(0)

xjj2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档