- 1、本文档共20页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
尚辅网 / 项目9 数字电子钟的设计 昆明冶金高等专科学校-精品课程-数字电子技术 数字电子技术应用 项目目标 项目9 数字电子钟的设计 ◇ 学习数字电路中基本RS触发器、但稳态触发器计数 器、时钟发生器、计数器、译码器及显示器等单元电路 的组合应用。 ◇掌握分、秒计数电路的实现。 ◇学习数字电子钟的整机调试方法。 任务引入 项目6 电子门铃电路的设计 要求用中小规模数字集成电路设计一个数字钟, 数字钟应具有以下功能: 3)具有整点报时功能,24h循环一次。 1)字显示时、 分、秒,24h循环一次。 2)可以任意时刻校准时间,要求 可靠方便。 任务分析 项目9 数字电子钟的设计 根据任务应具有的功能进行分析,要实现该项目,数字电子钟一般由振荡器、分频器、计数、译码器及显示器等几部分组成。石英振荡器产生的时标信号送到分频器,分频器将时标信号分成秒脉冲,秒脉冲送入计数器进行计数,并把累计结果以“时”、“分”、“秒”的数字显示出来。“秒”的显示由两级计数器和译码器组成的六十进制计数器电路实现,“分“的显示电路与“秒”相同。“时”的显示由两级计数器和译码器组成的二十四进制计数器电路实现。数字电子钟的组成框图如图9-1所示。 任务分析 项目9 数字电子钟的设计 图9-1 数字电子钟的组成框图 任务1 秒信号电路的设计 项目9 数字电子钟的设计 任务2 计数电路的设计 任务3 数字电子钟整机电路的设计 任务1 秒信号电路的设计 1.晶体振荡器 秒信号电路是数字电子钟的核心部分,它的精度和稳定度决定了数字电子钟的质量。通常用晶体振荡器构成信号产生电路。晶体振荡器电路给数字电子钟提供一个频率为32768Hz的稳定的方波信号,它可以保证数字电子钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。 2.分频器图图9-2 CD4060集成块引脚排列 (1)分频器介绍 CD4060是14位二进制串行计数/分频器和振荡器。CD4060内部分为两部分,其中一部分是14级计数/分频器,其分频系数为16~16348;另一部分既可与外接电阻和电容构成RC振荡器,又可与外接晶体构成高精度的晶体振荡器。 2)CD4060集成块的逻辑功能见表9-1。 1)CD4060为一个分频集成块,Q4~14为各个频率输出端,MR为清除端,RTC为时钟输出端,RS为时钟输入端。CD4060集成块的引脚排列如图9-2所示。 任务1 秒信号电路的设计 表9-1 CD4060集成块的功能表 保持 0 ↑ 计数 0 ↓ 清除 1 X MR RS 功 能 输 入 任务1 秒信号电路的设计 (2)15次二分频电路的实现 晶体振荡器发出的脉冲信号为32768Hz通过计算可知,对这个信号进行15次二分频后可得1Hz的秒信号。但分频器CD4060只能进行14次二分频,在收到了振荡电路的方波信号后,它自行分频,在输出端得到2Hz信号。还需进行一次分频,这里选用D触发器进行一次二分频。双D触发器74LS74在项目4已做过详细介绍。其分频后波形如图9-3所示。 图9-3 D触发器构成二分频工作波形图 任务1 秒信号电路的设计 3. 秒信号电路 由石英晶体振荡器和分频器构成的秒信号产生电路,如图9-4所示。 图9-4 秒信号产生电路 任务2 计数电路的设计 1.分、秒计数电路 秒的计数是采用六十进制,秒计数电路的作用就是对输入的秒信号进行计数,得到秒数,并送到秒位的显示电路;同时每计数满60(达到60s)就将本位清零,并产生向分位的进位信号。分位采用的也是六十进制,工作原理和秒位是一致的。 要实现六十进制这一要求,可选用的中规模集成计数器较多,74LS160或74LS161,现采用两块中规模集成十进制计数器74LS160,一块组成十进制,另一块组成六进制,组合起来就构成六十进制计数器。当十位出现0110时,产生反馈清零信号。电路如图9-5所示。 任务2 计数电路的设计 2.时计数电路 时计数电路为二十四进制,采用两片中规模集成十进制计数器74LS160构成,当高位出现0010状态,低位为0100状态,即计到第24个来自分计数电路的进位信号时,采用反馈清零法将产生的反馈清零信号反馈到异步清零端。时计数电路如图9-6所示。 图9-5 六十进制计数器 图9-6 二十四进制计数器 任务3 数字电子钟整机电路的
您可能关注的文档
- 收银实务课件作者杨涛助教课件2.7找零.ppt
- 收银员岗位知识与技能课件作者王家申收银员岗位知识与技能模块五—模块十.ppt
- 收银员岗位知识与技能课件作者王家申收银员岗位知识与技能模块一—四.ppt
- 园林树木与花卉课件作者齐海鹰第13章节露地花卉栽培.ppt
- 园林植物保护课件作者迟全元任务二认识昆虫的生物学特性.ppt
- 手机原理及维修教程第2版课件作者冯国丽陈子聪2.2CDMA手机电路原理.ppt
- 手机原理及维修教程第2版课件作者冯国丽陈子聪2.3手机电路识图.ppt
- 数字电子技术基础课件作者沈任元本科数字电子技术实验.ppt
- 数字电子技术基础课件作者沈任元第1章节_数字电路和集成逻辑门电路.ppt
- 数字电子技术基础课件作者沈任元第2章节_逻辑代数基础.ppt
文档评论(0)