- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第10章定时及8253
4. 方式3 —— 方波发生器 (Square Wave Generator) 方式3的工作过程同方式2,只是输出的脉宽不同,波形如图10.7(a)、(b)、(c)、(d)所示。 图7.7(a) 方式3 计数值为偶数时的波形 图7.7(b) 方式3 计数值为奇数时的波形 图7.7(c) 方式3 GATE信号的作用 图7.7(d) 方式3 计数过程中改变计数值 5. 方式4 —— 软件触发选通方式 (Software Triggered Strobe) 用方式4工作时,GATE门控信号只是用来允许或不允许定时操作的,定时的执行过程由装入的初值决定,波形图如图7.8(a)、(b)、(c)所示。 图7.8(a) 方式4 正常计数 图7.8(b) 方式4 GATE 信号的作用 图7.8(c) 方式4 计数过程中改变计数值 6. 方式5 —— 硬件触发选通方式 (Hardware Triggered Strobe) 方式5为硬件触发选通方式,完全由GATE端引入的触发信号控制定时和计数,波形图如图10.9(a)、(b)、(c)所示。 图7.9(a) 方式5 正常计数 OUT LSB = 3 WR CLK GATE CW = 1A 3 2 1 0 FF 3 图7.9(b) 方式5时GATE 信号的作用 图7.9(c) 方式5时计数过程中改变计数值 四、8253的控制字与初始化编程 1. 8253的控制字 8253的控制字有4个主要功能: * 选择计数器; * 确定计数器数据的读写格式; * 确定计数器的工作方式; * 确定计数器计数的数制。 控制字的格式如图7.10所示 * 定时与计数技术及应用 定时/计数器 —— 8253 本章内容 了解定时/计数技术的应用情况 掌握8253的连接与编程 学习目的 熟习8253的工作方式 10.1 定时与计数 定时计数技术在计算机中具有极为重要的作用。微机控制系统中,常要按一定的采样周期对处理对象进行采样或定时检测某些参数等,用计数器对外部事件计数,即记录外设提供的脉冲个数。在实时操作系统和多任务操作系统中,可以利用定时器产生的定时中断进行进程调度。 定时器和计数器都由数字电路中的计数电路构成。前者记录高精度晶振脉冲信号,因此可以输出准确的时间间隔,称为定时器,而当记录外设提供的具有一定随机性的脉冲信号时,它主要反映脉冲的个数,称为计数器。 定时的方法有3种:软件定时、不可编程的硬件定时和可编程的定时。 1. 软件定时 根据CPU执行每条指令需要一定的时间,重复执行一些指令就会占用一段固定的时间,通过适当地选取指令和循环次数便很容易实现定时功能,这种方法不需要增加硬件,可通过编程来控制和改变定时时间,灵活方便,节省费用。缺点是CPU重复执行的这段程序的本身并没有什么具体目的,仅为延时,从而降低了CPU利用率。 2.不可编程的硬件定时 这种方法采用数字电路中的分频器将系统时钟进行适当的分频产生需要的定时信号;也可以采用单稳电路或简易定时电路(如常用的555定时器)由外接RC电路控制定时时间。但是,这种定时电路在硬件接好后,定时范围不易由程序来改变和控制,使用不甚方便,而且定时精度也不高。 3.可编程的定时 在微机系统中,常采用软件、硬件相结合的方法,用可编程定时计数器芯片构成一个方便灵活的定时计数电路。这种电路不仅定时值和定时范围可用程序确定和改变,而且具有多种工作方式,可以输出多种控制信号,它由微处理器的时钟信号提供时间基准,故计时也精确稳定。如Intel 8253。 7.2 Intel 8253可编程定时器/计数器 一、8253的基本功能和内部结构 (1)3个独立的16位计数器,最大计数范围为0~65535; (2)每个计数器均可以按二进制或二—十进制计数; (3)计数器速率可达2MHz; (4)可编程6种不同的工作方式; (5)所有输入和输出都与TTL兼容。 8253具有较好的通用性和使用灵活性,几乎适合于任何一种微处理器组成的系统。 1. 8253 PIT的基本功能 2. 8253的内部结构 8253的内部结构如图10.1所示,由数据总线缓冲器、控制寄存器、读/写控制逻辑和计数器等部分组成。 图7.1 8253的内部结构示意图 (1)数据总线缓冲器 该缓冲器为8位双向三态的缓冲器,可直接挂
您可能关注的文档
最近下载
- 压接工艺标准..ppt VIP
- 压接工艺讲解.pptx VIP
- 外研版高中英语必修第二册Unit 3 Part Ⅲ Developing ideas.ppt VIP
- 浙江省绍兴市七年级(上)期末数学试卷 .docx VIP
- INOVANCE汇川-中型PLC编程软件使用手册-AM400 AM600 AP700 AC700 AC800中文.pdf
- 护理不良事件:跌倒坠床案例分析.pptx VIP
- 建筑防火设计规范GB50016-2022.pptx VIP
- 天王星-海王星.ppt VIP
- 2025云南康旅职业培训学校有限公司招聘1人考试核心试题及答案解析.docx VIP
- 华测智能RTK使用说明书.pdf
原创力文档


文档评论(0)