网站大量收购独家精品文档,联系QQ:2885784924

课程设计-----篮球倒计时牌2.doc

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
课程设计-----篮球倒计时牌2

数字电子技术 课程设计报告(论文) 题目:篮球倒计时牌 专业班级: 姓  名: 时 间: 指导教师: 200 年月 日 篮球倒计时牌设计任务书1.设计目的与要求 设计一个篮球倒计时牌。准确地理解有关要求,独立完成系统设计,要求所设计的电路具有以下功能: (1)设计的倒计时牌,能直接显示“分”,“秒”; (2)能同时实现1分钟暂停倒计时,中场10分钟暂停倒计时; (3)终场和暂停的声音提示; (4)注意3种倒计时之间的相互逻辑 2.设计内容 (1)画出电路原理图,正确使用逻辑关系; (2)确定元器件及元件参数; (3)进行电路模拟仿真; (4)SCH文件生成与打印输出 3.编写设计报告 写出设计的全过程,附上有关资料和图纸,有心得体会。 4.答辩 在规定时间内,完成叙述并回答问题。 录 1 引言2 总体设计方案2.1 设计思路2.2 总体设计框图3 设计原理分析3.1 振荡电路 ……………………………………………………………………………… 2 3.2 控制电路 ………………………………………………………………………… 2 3.3 译码显示电路 ………………………………………………………………………… 3 3.4 报警电路 …………………………………………………………………………… 3 3.5总体电路分析 ………………………………………………………………………… 4 参考文献 …………………………………………………………………………………… 5 附录一 ……………………………………………………………………………………… 6 篮球倒计时牌 摘要:本设计是一种倒计时电路,用于篮球比赛。电路中运用了集成电路74LS192、74LS4874LS192 74LS48 倒计时 1 引言 在现代的各项体育比赛中,为了能够体现出比赛的公平性,有一个准确的时间显示是必不可少的。近几年来,随着电子产业的飞速发展,集成芯片的功能也在不断的强大,各式各样的电子计时产品也相继产生,而大多数都采用正计时,但再一些体育比赛中需要采用倒计时,这样不仅可以刺激球员,而且还能使整个比赛显的更热烈。因此,本人根据所学的电子知识,设计一个实用的、经济的篮球倒计时电路。 2 总体设计方案 2.1 设计思路 该系统包括秒脉冲发生器、计数器、译码显示电路、控制电路和报警电路等5个部分构成其中,计数器和控制电路是系统的主要部分。计数器完成倒计时功能,而控制电路具有直接控制计数器的所有状态。当启动开关闭合时,控制电路应封锁时钟信号CP,同时计数器完成置数功能,当启动开关断开时,计数器开始计数;当暂停/连续开关拨在暂停位置上时,计数器停止计数,处于保持状态;当暂停/连续开关拨在连续时,计数器继续递减计数。另外,外部操作开关都应采取去抖动措施,以防止机械抖动造成电路工作不稳定。 2.2 总体设计框图 本电路总共有以下几部分组成:秒脉冲产生电路、控制电路、预置电路、倒计时电路、译码驱动电路、显示电路等几部分。如图1所示。 3设计原理分析 3.1 秒脉冲发生器 秒脉冲发生器有555定时器和电阻等元器件构成,由于555定时器的内部的比较器灵敏度较高。而且采用差分电路形式,因此用555定时器组成的多谐振荡器的振荡频率受电源电压和温度变化的影响较小。振荡频率由公式1.43/(R1+2R2) 图2 秒脉冲发生器 3.2 控制电路 控制电路如图3所示。当启动开关闭合时, 引入低电平,使分预置的信号显示出来,同时通过一个非门将高电平加到秒计时的清零端。使秒减计数清零。这时无论S2如何,与非门G4均输出为高电平,经非门G3后进入与非门G2的是低电平,从而时钟信号CP被封锁;当S1断开时, 引出的是高电平,这时,与非门G4的输出决定于从与非门G6的输出。闭,封锁CP信号;当G4输出为0时,G2打开,放行CP信号,而G4的输出状态又受外部操作开关S1、S2(即启动、暂停/连续开关)的控制。该电路以此来对整个计数显示电路进行有效的控制。 3.3倒计时译码显示电路 电路如图4所示。芯片74LS192是双时钟4位十进制可逆同步计数器,芯片74LS48是七段显示译码器,高电平有效,用以驱动共阴极显示器。六十进制递减计数器是由74LS192构成的,计数器的预置数为N=60。它的计数原理是,当低位计数器减到最低位0时,端发出负跳变借位脉冲,这时,高位计数器减1计数 。当高、低位计数器全都处于0,同时在CPD=0期间,高位计数器TCD==0,计数器先完成异步置数,之后TCD==1,计数器在CPD时钟脉冲的作用下,进入下一轮计数。计数器与译码显示器连接,74LS48七段译码器将计数器的输出通过数码管显示出字形。芯片74LS192的功能表如表2所示: 表2 74LS192的功能表

您可能关注的文档

文档评论(0)

153****9595 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档