浅析计数器设计补充.pptVIP

  • 3
  • 0
  • 约5.84千字
  • 约 29页
  • 2018-01-04 发布于湖北
  • 举报
浅析计数器设计补充

GUET School of Information Communications GUET School of Information Communications * * 同步时序逻辑电路设计的一般步骤 设计要求 原始状态图 (状态表) 最简状态图 (状态表) 状态编码 输出方程 驱动方程 逻辑电路图 状 态 简 化 状 态 分 配 触 发 器 选 型 自 启 动 检 查 逻辑抽象 一、设计同步时序逻辑电路,一般按以下步骤: (1)逻辑抽象,建立原始状态转换图/表。 这一步是基础,也是关键。通常要确定输入变量、输出变量、状态 数,并定义它们的含义,将状态顺序编号,画出状态转换图或表。 * * (2)状态化简,消除多余状态,得到最小状态转换图/表。 (3)状态分配(状态编码),画出编码后的状态转换图/表。 因为时序逻辑电路的状态是用触发器状态的不同组合来表示的。 所以,这一步所做的工作就是要确定触发器的个数n,并给每个 状态分配一组二值代码。其中n为满足公式n≥log2N(N为状态数) 的最小整数。 (4)选定触发器的类型,求出电路的输出方程,驱动方程。 (5)根据得到的方程式画出逻辑图。 (6)检查设计的电路能否自

文档评论(0)

1亿VIP精品文档

相关文档