- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Xilinx FPGA在电子线路设计中的应用V02
Xilinx FPGA在电子线路设计实验中的应用;Xilinx FPGA数字系统的一般设计过程;XilinxFPGA的开发流程;Xilinx开发板Basys2介绍;1. 新建工程
;(2)在 ISE13.1 软件环境下,开启一个新的工程: File ? New Project.;(3)单击next,下一个画面就是设定硬件FPGA的参数---请对照实验板芯片系列进行选择 ;(4)点击next. 此时出现此项目所有设定的信息,若需重新设定,则可back. 若无误,则按finish ;2.创建新的Verilog源;创建一个新的Verilog源文件
(3)点击next,出现New Source Wizard,设定此设计的输出输入信号.;创建一个新的Verilog源文件
(3)点击next,出现Summary,设点击finish,完成此设计的输出输入信号.;创建一个新的Verilog源文件
(4)按next,再按finish;此时项目加入此模块之后,在Sourcees 的窗口中会出现led.v 的编辑窗口.
(5) 在Project Navigator右边的工作区可以看到LED.v的文件内容,此时可以修改或改变设计内容,在修改完成之???,利用File?Save来储存文件.
(6)在撰写LED.v 内容之时,可以參考ISE所附的语言模板Language Template. 在本实验中我们需要了解计数器模块,点击软件界面上方的语言模板的快捷键,然后选择“Verilog _ Synthesis Constructs _ Coding Examples _ Counters”,然后选择所需的计数器类型以做参考。;实验代码如下:
//////////////////////////////////////////////////////////////////////////////////
// Company:
// Engineer:
//
// Create Date: 12:07:24 06/21/2011
// Design Name:
// Module Name: led
//
//////////////////////////////////////////////////////////////////////////////////
module led(
input clk,
input reset,
output [3:0] led_out
);
reg [26:0] counter;
always @(posedge clk)
begin
if (reset)
counter = 0;
else
counter = counter + 1;
end
// assign led_out = counter[3:0]; // 仿真时将counter的低4位传给led_out以提高频率,加快仿真速度
assign led_out = counter[26:23]; // 实际下载时将counter的高4位传给led_out以降低频率,看到led灯闪烁
endmodule
;(1)双击Synthesize - xst进行编译纠错,以确认设计的正确与否。
(2)点开综合选项,双击View RTL Schematic,并选择Start with a schematic of the top-level block选项;3 编译检错并查看电路;(4)直接双击电路顶层,查看内部电路模块;(5)如果需要查看设计内部具体有哪些实际资源组成,则可以点开综合选项,双击“view technology schematic”;(6)点击OK,出现设计顶层;(7)直接双击顶层电路,则可以看到设计的内部电路是由哪些资源组成的。;(8)在Processes的窗口中,直接以鼠标双击Generate Programming File 的选项.此时ISE 会自动执行并产生可以下载的.bit 类型文件,此步骤是最直接验证设计工作的正确性与否.---可以等待仿真验证后再执行。
(9)若在每一个步骤后都出现绿色的打勾,代表程序成功跑完而没有错误和警告。若有黄色的警告,一般可以忽略。若有一个程序都出现红色打叉[X]的符号,代表有错误,可以依显示结果来侦错. ---可以等待仿真验证后再执行。;4 设计仿真 ;(2) 一直点击next,直到点击finish,自动生成test.v的测试模板,在此基础上编辑输入激励:时钟周期设定为10ns,复位信号为高持续500ns后,再将复位信号置低。
;在实际烧录FGPA之前,为了
您可能关注的文档
最近下载
- 草地复垦协议书范本最新.docx VIP
- 经典英文故事绘本_Winnie the Witch 女巫温妮_亲子读物.pdf VIP
- 铁道工程概论课件学习课件(共165张PPT).ppt VIP
- 25法考柏浪涛-刑法每日一题(1-165题).pdf VIP
- 箱涵监理规划.doc VIP
- 小学生中国象棋入门课件.pptx VIP
- IMT-20306G推进组2024年6G通信感知一体化协作感知关键技术前沿报告72页.pdf VIP
- 业主业主委员会精品课件.pptx VIP
- 美剧剧本绝望主妇台词本中英文对照精排版第一季第一集.pdf VIP
- 2025年上半年中学教师资格证《教育知识与能力》考试真题及答案(完整版.pdf VIP
文档评论(0)