- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
得以实现.如,线损监措,由于该项功能莆要用到电网(线路)首尾同一时点(时段)的电能表指示散.
因此,它衙要电力负倚管理系统、配电监测系坑等的敷据联合运用。又妞:负荷预澍功能的开发应用.不
仅要选择科学的数据模型,利用好系坑所据有的线路(甩户1历史用电数据,还需要通过与用户建立一条
前瞻性的及时取得用户未来生产和用电需求等信息的信道并建立一种信息报送机制,同时t又需要通过
MI$阿传递来取得供电企业内生拄和调度部门的停电计捌和安排等。还包括:电压质量监测和管理;电
同经薪运行方式耐算和比较}供电可靠性管理;电表计量监督和网问潮流记录}母线平衡分析;地方电厂
上同管理;检惨计划辅助安捧;紧急限电·需求管理等。
4.结论
电力负荷管理系统的建设是一项系统工程,将其纳^供电企业信息化建设的总体规射中去,与供电企
业的内外经营环境,组织创新、业务流程的变化、管理的重组和集成相协调,真正融进先进科学的管理思
想。以期建成一体觋。知识网络化”的供电企业信息罔。
参考文献
[1]束光Ⅱ等信息技术.t*:t海科学技术&瓶社-1994.
[23黄群i蕾g信息幕统}*.北皋:机械In自版牡.1986
作者简介
**.女.1974年8^i.1997年7月毕tf$nt^学&.in■.■ti自tt∞lR.
摊葺由豫掠
(沈阳工业大学电气工程学院110023沈阳职业技术学院110043)
[摘要]舟绍变压器局部放电的检测与信号处理通讯接口开发,它是一种基于DSP和USB20接口的
高速数据采集处理系统的工作厚理、设计及实现.该高速数摆采集齄理系统采用TI公司的
TMS320C6000数字信号赴理器和Cypress公目的USB20接口芯片,可以实现高速采集和实时赴理。
0 CY7C68013
[关羹调】USB2 DSP高速数据采集
1.引言
随着散字信号处理理论和计算机的不断发展,借助于数字处理方法对电力变压器的局部放电进行在线
检测。要求高速度、高精度、高实时性的鼓据采集与处理技术.高速效据采集址理卡一般采用高性能数字
信号处理器(DSP)和高速总线技术的框颦结构。DSP用于完成计算量巨大的实时处理算法,高建总线技
术则完成处理结果或者采样数据的快建传辖。
整个高建敦据采集处理系统的硬件构成为:高速ADC,高速大容量散据缓冲、高性能DSP和
USB2.0接口。系统的原理框图如图1所示,
口一髓目l茉统桂日
164
2.高速数据采集处理系统的硬件连接
2.1模拟信号输入电路
ADS5422的模拟信号输入可以采取单端输入方式或者差分输入方式。单端输入方式连接比较简单,
但抗噪性能差,所以我们采取差分输入方式,以尽量减少信号噪声以及电磁的干扰,尤其是采用差分输入
方式可以将所有偶次谐波通过正反反个输人信号基本上互相抵消。
图2 ADS5422的差分输入
10~200pF之间。
2.2 AD$5422与IDT72V2113的连接
数据存储出错或者掉数。如何简单、可靠地实现采样和存储是设计这部分电路的难点。一般的方法是,通
找到了一种简单可靠的实现方法,此方法不需CPLD或FPGA就可以实现两者的时序配合。
躺八,百pN:謦:!:∥八
z件纠什八八八八厂、八厂、八厂、厂、厂、
…~
。…一 ………_lo十时件脚刖 一一 ……:. ,.
量栉垃槲{II小】西D五习匝互旺互伍互珏互还互还互赶互题互)CZ
-斟仃艘k名_、几八八厂弋八八厂、八八八厂
图2 ADS5422的工作时序
165
2.3 C6203B与IDT72V2113的连接
XFCLK为外部扩展总线(XB)的输出时钟,EXT
输出口,控制IDT72V2113的写使能信号。
图4 C6203B与IDT72V2113的连接
2.4
您可能关注的文档
最近下载
- 纳米颗粒制备方法.ppt VIP
- 桂皮醛在常用溶剂中稳定性考察—.PDF VIP
- 314记忆法速记5500单词表.xlsx VIP
- 标准化大型蛋鸡养殖项目可行性研究报告建议书案例.docx
- 医学影像成像原理.ppt VIP
- 医学影像设备学.pptx VIP
- 基于PLC的数控机床设计 毕业论文.doc VIP
- 2023年全国行业职业技能竞赛——第十四届全国交通运输行业“百通科信杯”新能源汽车维修工(学生组) 职业技能大赛理论题库.pdf VIP
- 临床医学内科学血液系统疾病教案血液系统疾病临床见习教学教案.docx VIP
- 送东阳马生序(含答案与解析)-2024年中考语文之文言文对比阅读(全国版).pdf VIP
文档评论(0)