- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[理学]第六章 时序逻辑电路
第六章 时序逻辑电路
时序逻辑电路简称时序电路,与组合逻辑电路并驾齐驱,是数字电路两大重要分支之一。本章首先介绍时序逻辑电路的基本概念、特点及时序逻辑电路的一般分析方法。然后重点讨论典型时序逻辑部件计数器和寄存器的工作原理、逻辑功能、集成芯片及其使用方法及典型应用。最后简要介绍同步时序逻辑电路的设计方法。
6.1 时序逻辑电路的基本概念
一.时序逻辑电路的结构及特点
时序逻辑电路——电路任何一个时刻的输出状态不仅取决于当时的输入信号,还与电路的原状态有关。
时序电路中必须含有具有记忆能力的存储器件。存储器件的种类很多,如触发器、延迟线、磁性器件等,但最常用的是触发器。
由触发器作存储器件的时序电路的基本结构框图如图6.1.1所示,一般来说,它由组和电路和触发器两部分组成。
二. 时序逻辑电路的分类
按照电路状态转换情况不同,时序电路分为同步时序电路和异步时序电路两大类。
按照电路中输出变量是否和输入变量直接相关,时序电路又分为米里(Mealy)型电路和莫尔(Moore)型电路。米里型电路的外部输出Z既与触发器的状态Qn有关,又与外部输入X有关。而莫尔型电路的外部输出Z仅与触发器的状态Qn有关,而与外部输入X无关。
6.2 时序逻辑电路的一般分析方法
一. 分析时序逻辑电路的一般步骤
1.根据给定的时序电路图写出下列各逻辑方程式:
(1)各触发器的时钟方程。
(2)时序电路的输出方程。
(3)各触发器的驱动方程。
2.将驱动方程代入相应触发器的特性方程,求得各触发器的次态方程,也就是时序逻辑电路的状态方程。
3.根据状态方程和输出方程,列出该时序电路的状态表,画出状态图或时序图。
4.根据电路的状态表或状态图说明给定时序逻辑电路的逻辑功能。
下面举例说明时序逻辑电路的具体分析方法。
二.同步时序逻辑电路的分析举例
例6.2.1:试分析图6.2.2所示的时序逻辑电路
图6.2.2 例6.2.1的逻辑电路图
解:由于图6.2.2为同步时序逻辑电路,图中的两个触发器都接至同一个时钟脉冲源CP,所以各触发器的时钟方程可以不写。
(1)写出输出方程: (6.1.5)
(2)写出驱动方程:
(6.1.6a)
(6.1.6b)
(3)写出JK触发器的特性方程,然后将各驱动方程代入JK触发器的特性方程,得各触发器的次态方程:
(6.1.7a)
(6.1.7b)
(4)作状态转换表及状态图
由于输入控制信号X可取1,也可取0,所以分两种情况列状态转换表和画状态图。
①当X=0时。
将X=0代入输出方程(6.1.5)和触发器的次态方程(6.1.7),则输出方程简化为:;触发器的次态方程简化为: ,。
设电路的现态为,依次代入上述触发器的次态方程和输出方程中进行计算,得到电路的状态转换表如表6.2.1所示。
根据表6.2.1所示的状态转换表可得状态转换图如图6.2.3所示。
表6.2.1 X=0时的状态表
现 态 次态 输出 Z 0 0
0 1
1 0 0 1
1 0
0 0 0
0
1
②当X=1时。
输出方程简化为:;
触发器的次态方程简化为: ,
计算可得电路的状态转换表如表6.2.2所示,状态图如图6.2.4所示。
表6.2.2 X=1时的状态表
现 态 次态 输出 Y 0 0
1 0
0 1 1 0
0 1
0 0 1
0
0
将图6.2.3和图6.2.4合并起来,就是电路完整的状态图,如图6.2.5所示。
(5)画时序波形图。
如图6.2.6所示。
图6.2.6 例6.2.1电路的时序波形图
(6)逻辑功能分析
该电路一共有3个状态00、01、10。当X=0时,按照加1规律从00→01→10→00循环变化,并每当转换为10状态(最大数)时,输出Z=1。当X=1时,按照减1规律从10→01→00→10循环变化,并每当转换为00状态(最小数)时,输出Z=1。所以该电路是一个可控的3进制计数器,当X=0时,作加法计数,Z是进位信号;当X=1时,作减法计数,Z是借位信号。
您可能关注的文档
最近下载
- 2025高中信息技术课标.docx
- GBT 12224-2015钢制阀门 一般要求.pdf
- 新人教PEP版(三起)三年级上册英语全册课件(2024年新版教材).pptx
- 解码小红书爆文数据与爆款分析.pptx VIP
- 数据治理知识培训方案【53页】.pptx VIP
- 在线网课学习课堂《History of Western Civilization 全英文西方文明史》单元测试考核答案.docx VIP
- 电气自动化基础知识-PPT课件.ppt VIP
- 一种建筑施工用可调防护栏杆.pdf VIP
- SLC1236-附件1-《聚乙烯管道工程质量手册》.pdf VIP
- 气相色谱仪 FV3320 说明书(TCD,FID,FPD)(5).doc VIP
文档评论(0)