- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第12章电子产品设计与制作
电子技术课程设计,是一门应用性、工艺性很强的工程实践课程。在设计中,要应用到各种分立和集成的电子元器件,要考虑电路的整体设计,要将初步设计出来的电路进行试装和调试等 。 电子技术课程设计具有以下特点: 12.2.4调试方法与步骤 12.3.4调试方法与步骤 * 退出 第 12 章 电子产品设计与制作 概述 简易数字频率计的设计 采用PLD设计数字跑表 退出 12.1概述 退出 涉及的知识面广 没有绝对固定的答案 一次工程设计演习 实践性极强 退出 12.2.1 课题概述 数字频率计,是要计量电信号每秒钟出现的个数,即电信号的频率,因此,对被测电信号要进行取样、计数,并用数码管及时地显示出来,这样才能完成频率测量的任务。 基本电路组成 输人信号整形电路 时基电路 控制电路 计数、寄存、译码显示电路 12.2简易数字频率计的设计 退出 12.2.2 设计任务和要求 (1)频率范围为1~999.9 kHz,分三挡。 ①1~9 999 Hz. ②10~99 .9 kHz. ③100~999. kHz. (2)能测试幅度大于2V的方波、三角波、尖峰波和正弦波的信号频率。 (3)具有供自校准用的标准频率输出。 (4)电路简单、成本低廉、元器件来源广泛。 本课题设计任务和要求: 退出 12.2.3 设计指导方案 输入信号处理电路的设计 输人信号处理电路框图 时基电路的设计 采用CC4060和两个电阻Rs , RT,一个电容CT组成方波振荡器和14级二分频电路,产生8192 Hz的方波信号。 退出 计数、寄存、译码显示电路的设计 计数、寄存、译码显示电路都采用独立的器件,如双十进制计一数器74LS390、八D锁存器74LS374、驱动共阴数码管的七段显示译码器74 LS49和共阴极LED显示器C5011一11等 。 退出 控制电路的设计 (1)门控信号G 让计数器每秒钟取样一次,计数的门控信号,可以由时基信号经若干次分频后获得,要求开门时间每次都是1s。 (2)清零信号CR 每次取样计数前,计数器应清零,所以要求清零信号在门控信号的开门前沿刚好清零结束,此后可以开始计数;利用门控信号G将其反向得到波形A,再将G二倍频并反相得到波形C,那么波形CR=A·C即可满足清零要求。 (3)寄存命令La 要求在每次取样计数结束后发出寄存命令,所以从门控信号的下降沿开始,波形La = AB可作寄存命令使用。 (4)其他控制信号 ①溢出信号。 ②频率倍乘控制。 ③自校信号。 ④手动清零控制。 数字频率计的调试,可按时基电路→输入信号处理电路→计数、寄存、译码显示电路的顺序去调试。 要求时基电路首先是振荡频率要准,其次是分频关系要正确。在调好时基电路后,就可以利用其输出的自校标准信号作为外来被测信号,去调试输入信号处理电路和计数、寄存译码显示电路。 在调试计数、寄存、译码显示电路时,特别要注意特殊功能端的处理是否正确,如:74LS374的使能端是否接地,寄存命令是否正确;CC4011B的寄存命令是否恰当;计数器清零信号是否对等。其他关系一般比较好处理。 退出 12.3.1 课题概述 数字跑表是体育比赛中常用的计时仪器,它通过按键来控制计时的起点和终点。一块数字跑表的主要技术指标是计时精度和计时范围,根据不同的精度和计时范围,数字跑表大致可划分为:计时电路、控制电路、显示电路三大部分。 12.3采用PLD设计数字跑表 退出 12.3.2 设计任务和要求 (1)计时精度10ms。 (2)计时范围为0至59min59.99。 (3)采用PLD器件。 (4)进行计算机仿真分析。 退出 12.3.3 设计指导方案 设计输入 顶层电路图 计时控制模块(KEY) 图12.3.4 计时器控制器的状态转移图 计时控制器模块的作用是将按键信号转变为计时器的控制信号。 计数器模块(COUNT) 图12.3.5 计数模块电路图 在完成世界文件的输入和调试后,操作实现步骤如下: (1)在器件源选择的isp LSI1016-60PLC44器件。 (2)在P人Process for Current Source 过程中,双击Fit Design. 如果设计文件输入和操作无误,经过编译后就能够生成熔丝图文件,通过ISP下载电缆加载到器件。再将isp SI1016与数码管和按键相连,给出一定得输入时钟信号,即可实现全部设计功能 *
文档评论(0)