总线周期和时钟周期指令周期.pptVIP

  • 34
  • 0
  • 约5.71千字
  • 约 27页
  • 2018-02-25 发布于天津
  • 举报
总线周期和时钟周期指令周期

微型计算机系统 二、 总线标准的特性 三、 总线的分类: 按层次结构分: 片内总线:微处理器芯片内部的总线 局部总线:指在印刷电路板上连接各插件的公共 通道。 (ISA、PCI、AGP) 系统总线:计算机系统内各功能部件之间相互连接的总线(底板总线) 通信总线:微处理机系统与系统之间、微处理机系统与外围设备之间 的通讯通道。 (RS232) 四、目前微型计算机系统中常用的系统总线 ISA总线:是工业标准体系结构总线的简称,是一 种16位标准总线,数据传输率为8 MB/s,主要用于IBM-PC/XT、AT及其兼容机上。 MCA总线:32位,传输率40MB/S。(386/486) EISA总线:32位,传输率33MB/S。(32位机) VESA总线:32位可扩充到64位,传输率132MB/S。 PCI总线:是外设互联总线的简称,它是一种32/64位标准总线。数据传输率为132MB/s。用于Pentium微型计算机。 六、PC机总线结构 8086总线读操作时序: *Company Logo Company LOGO 第四章:处理器的外部特性 教学提示: 计算机的核心是微处理器,微处理器是如何工作的?微处理器在工作过程中,将发出什么样的信号?又将接收什么样的信号?各种信号之间的时序关系是怎样的?微处理器与存储器和I/O设备的电路连接是怎样的?这些问题将在本章中得到解决。 教学要求: 在本章的学习过程中,需要重点掌握CPU的操作时序关系,还要理解CPU引脚的作用,很好地掌握系统总线的形成。 第四章:处理器的外部特性 4.1 8086的引脚信号和总线形成 4.1.1 8086的指令周期、总线周期和时钟周期 指令周期:通常把CPU执行一条指令的时间称为指令周期。即取指令和执 行指令所需的全部时间。 一个指令周期通常是由若干个总线周期构成 总线周期:通过外部总线对存储器或I/O端口进行一次读/写操作的过程 在8086中,一个总线周期由4个时钟周期组成 时钟周期:是系统提供给CPU的时钟信号的周期,是CPU的基本时间计量 单位,由计算机主频决定。它等于时钟信号频率的倒数。 在一个总线周期中,将4个时钟周期分别称为4个状态,即T1 状态、T2状态、T3状态、T4状态。 第四章:处理器的外部特性 三种周期之间的关系如下图所示 第四章:处理器的外部特性 4.1.2 8088/8086的两种组态模式 8088/8086可工作在两种模式下:即最小模式和最大模式。 最小模式:在系统中只有8088/8086一个处理器,而所有的总线控制信号 都由8088/8086直接产生,因此系统中的总线控制电路被减到 最少。 最大模式:系统中有两个或多个微处理器,其中有一个是主处理器 8088/8086,其他的处理器称为协处理器。这时系统需要的 各种控制信号多数由8288芯片发出。 常用于和8088/8086配合的协处理器有两个,一个是数值运算协处理器8087,一个是输入/输出协处理器8089。 8088/8086的工作模式完全是由硬件决定的 8086引脚信号图(括号内为最大模式时的引脚) 第四章:处理器的外部特性 第四章:处理器的外部特性 最小模式系统的引脚说明: 1、AD15~AD0(Address/Data):地址/数据复用引脚(双向、三态) 采用分时的多路转换方法来实现对地址线和数据线的复用。在总线周期的T1状态用来输出要访问的存储器或I/O端口地址,在其它状态,则用来传送数据。在DMA方式时,这些引线被浮置为高阻状态。 2、A19/S6~A16/S3(Address/Status):地址/状态复用引脚(输出、三态) 在总线周期的T1状态,表示为最高4位的地址线,在总线周期的其它T状态,用作提供状态信息。 状态信息S6总是为低电平,S5反映当前中断允许标志的状态。S4与S3一起指示当前那一个段寄存器被使用。在DMA方式时,这些引线被浮置为高阻。 第四章:处理器的外部特性 当前正在使用DS 1 1 当前正在使用CS或未用任何段寄存器 0 1 当前正在使用SS 1 0 当前正在使用ES 0 0

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档