CDUESTC—WDZ-LIN(集成电路反向设计)7数字单元提取三(时序逻辑)CDUESTC—WDZ-LIN.pptVIP

CDUESTC—WDZ-LIN(集成电路反向设计)7数字单元提取三(时序逻辑)CDUESTC—WDZ-LIN.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CDUESTC—WDZ-LIN(集成电路反向设计)7数字单元提取三(时序逻辑)CDUESTC—WDZ-LIN

数字工作区单元提取三 实验目的:学习提取数字时序单元模板 实验内容:提取选择器MX21B1_TN_30_15 DFN_TN1_30_15 、DFN_TN_30_15单元模板 实验原理:基本的数字单元是由MOS管搭建成,根据mos管的连接关系可以确定数字单元的逻辑功能,确定时钟信号,判断出数字单元的类型。 1.传输门 (1)TRIGATE (2)三态门 TRINOT 2.范例 MX21N_TN_30_15 坐标(4426,2951) 步骤 (1)先找选择信号s sn (2)找被选择信号AO A1 AO 表示s=0时选择的信号 A1表示s=1时选择的信号 (3)添加端口 请提取提取单元模板 (1) 坐标(7457,5955) (2)坐标(12265,2950) 提取单元模板答案 (1)MX21_TN_30_15坐标(7457,5955) (2)MX12_TG_30_15坐标(12265,2950) 电路图 第二讲触发器 DFN_TN1_30_15坐标(3581,2935) (1)先创建内部引线 (2)找时钟信号 (3)添加标注 (4)按照信号流 的方向提电路 DFN_TN1_30_15 自己提取单元模板 坐标(5837,3156) 提取后对照 电路图 * * 电路图 符号图

文档评论(0)

yurixiang1314 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档