高斯分布误码插入的设计和实现.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
高斯分布误码插入的设计和实现   摘 要:提出了数字信道模拟器中一种高精度的高斯分布误码插入方法,该方法结合了改进型混和同余算法和中心极限定理,并采用FPGA+ARM实现了数字基带信号的高斯误码插入,具有精度高、容易实现的优点。Matlab仿真结果和测试数据验证了算法的可行性。   ??   关键词:信道模拟器;高斯分布误码;混和同余法;中心极限定理??   中图分类号:TN911.4 文献标识码:B   文章编号:1004373X(2008)0100403?オ?      Design and Implementation of Gaussian[CD*2]distribution Error Code Insertion   ??   ZHANG Huping,YAO Yuancheng,FENG Li??   (School of Information Engineering,Southwest University of Science Technology,Mianyang,621010,China)   ?オ?   Abstract:This paper presents a method for designing a high accuracy Gaussian[CD*2]distribution error code insertion suitable for digital channel simulator.The proposed solution is based on the combined use of the improved mixing congruent method and the central limit theorem.The resulting architecture provides a high accuracy Gaussian[CD*2]distribution error code insertion with low complexity architecture for a digital implementation in FPGA and ARM.The performance is studied by means of Matlab simulations and test data.   ??   Keywords:channel simulator;Gaussian[CD*2]distribution error code;mixing congruent method;central limit theorem   ?オ?   1 引 言??      数字信道模拟器中,需要对输入的数字信号插入一定的误码和延时。而插入的误码一般有随机误码和突发误码,其中信号随机误码插入一般是具有高斯分布特性误码的插入,是模拟器设计中的难点。相对于传统的软件方法,硬件实现方法具有速度快的优点。在文献\[1\]中提出了实现随机误码插入的软硬相结合的方法,结合了软件产生伪随机数长和硬件速度快的优点,但需要占用大量的存储空间。针对信道模拟器的噪声发生器设计,在文献\[2\]中将Box[CD*2]Muller算法和中心极限定理应用在FPGA中产生加性高斯白噪声。??   本文将改进型混和同余法和中心极限定理应用在数字信道模拟器的高斯误码插入设计中,采用FPGA+ARM全数字硬件架构,具有精度高、硬件实现容易、节约硬件逻辑资源的优点,可广泛应用于高速无线和有线通信信道模拟器。??      2 设计原理??      数字模拟器的高斯分布误码插入的性能指标为:插入具有高斯白噪声下的误比特特性,误比特率为0,1.0×10????-8?? ~9.9×10????-3?? 可调,每量级上步进均为0.1,且每个信道每个方向上可独立仿真随机误比特。??   数字信道中接收信号的误码特性可以用误码分布和误码率来描述。因此,对数字信道器中误码的插入,实质上是要解决误码分布的产生及误码数量的控制问题。随机误码插入的过程如图1所示。??      首先,根据误码分布特性,随机数发生器产生与随机误码分布特性相一致的随机数序列,同时借鉴真实数字信道中误码数量与判决电平选取相关,模拟器误码数量的控制通过设置与误比特率和误码分布相关的阈值??TH来实现。接着,比较器将阈值TH??和随机数发生器产生的随机数??R??相比较,若??R≤TH?г蚴涑鑫舐氡昙?1,否则输出0,这样就产生了0和1误码图案数据流。显然误码图案数据流中的误码标记1的分布与误码分布一致,且其个数与误码数量一致。最后,将具有误码分布特性和数量特性误码图案数据流与模拟器输入的无误

文档评论(0)

heroliuguan + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8073070133000003

1亿VIP精品文档

相关文档