- 1、本文档共81页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[信息与通信]chap_2
一、MCS-51单片机主要功能 8位CPU ROM+RAM(片内、片外) SFR特殊功能寄存器(Special Function Register) I/O口(P0,P1,P2,P3) 中断系统(2个优先级) 定时/计数器(2~3个16位) 全双工串行口 位(布尔)处理器 二、MCS-51总体结构 六、节电运行方式 80H ← 88H ← 90H ← 98H ← A0H← A8H← B0H ← B8H ← C8H ← D0H← E0H ← F0H ← P0 128 ~ 135 80H TCON P1 SCON 器 … P2 存 IE 寄 … P3 能 IP 功 … T2CON 殊 PSW 特 … ACC B 248 ~ 255 FFH SFR中的可位寻址单元及寄存器名 B F0 F1 F2 F3 F4 F5 F6 F7 F0H ACC E0 E1 E2 E3 E4 E5 E6 E7 E0H PSW D0 D1 D2 D3 D4 D5 D6 D7 D0H P0 80 81 82 83 84 85 86 87 80H TCON 88 89 8A 8B 9C 8D 8E 8F 88H P1 90 91 92 93 94 95 96 97 90H SCON 98 99 9A 9B 9C 9D 9E 9F 98H P2 A0 A1 A2 A3 A4 A5 A6 A7 A0H IE A8 A9 AA AB AC AD AE AF A8H P3 B0 B1 B2 B3 B4 B5 B6 B7 B0H IP B8 B9 BA BB BC BD - - B8H T2CON C8 C9 CA CB CC CD CE CF C8H SFR中可位寻址单元及位地址 SFR中的可位寻址单元、寄存器名及位地址 ※ 内部RAM的高128B地址与SFR 的地址是相同的, 通过不同寻址方式来区别。 00H 内部 RAM (低128B) 7FH 80H SFR 内部 RAM (高128B) FFH 8032/ 8052 00H 内部RAM (128B) 7FH 80H FFH 8031/ 8051/ 8751 SFR 内部数据存储器配置 ⑶ 片外RAM地址空间 ? 64KB ? ? ? FFFFH 00000H 外部RAM (64KB) 00H 7FH 80H FFH 52子系列 内部RAM (低128B) SFR 内 部RAM (高128B) 外部 RAM (64KB) 0000H FFFFH 51子系列 00H 内部RAM (128B) 7FH 80H SFR FFH 外部 RAM (64KB) FFFFH 0000H 片内、外数据存储器地址空间配置 2、寄存器(B) 用于乘、除指令中;也可用作一般寄存器 四、专用寄存器 1、累加器(A/ACC) 运算时的暂存寄存器,用来提供操作数和存放运算 结果。(大部分指令均用到累加器) 3、程序状态字(PSW) (Program Status Word) 寄存当前指令执行后的状态。 ③ 当P0口作为I/O口输入时,“控制” = 0 读引脚 P0.X 锁存器 D CL Q 内部总线 P0.X 引脚 地址 / 数据 Vcc 读锁存器 写锁存器 Q 控制=0 MUX 0 1 0 0 (Ⅰ)输入前锁存器输出为1 NMOS截止 NMOS截止 读引脚 P0.X 锁存器 D CL Q 内部总线 P0.X 引脚 地址 / 数据 Vcc 读锁存器 写锁存器 Q 控制=0 MUX 0 0 1 1 0箝位 ③ 当P0口作为I/O口输入时,“控制” = 0 (Ⅱ)输入前锁存器输出为0 NMOS截止 NMOS导通 P0.X口数据能否正常读入? Vcc 须外接上拉电阻 ※ CPU自动先向P0口输出0FFH P0.X 锁存器 D CL Q 内部总线 P0.X 引脚 地址/数据 Vcc 读锁存器 写锁存器 Q MUX 0 0 读引脚 1 0 控制 = 0 0 ④当P0口作为地址/数据复用,输入数据时, “控制” =0 例如:键盘接口如图所示 当判有无按键按下时,列线P0.4/P0.5均送出“0”,读取行线。 VCC VCC P0.1 P0.4 P0.5 P0.0 0 0 8051 若该行无键按下,读回 若该行有键按下,读回 高电平 “1”; 低电平 “0” VCC VCC 0 0 作I/0口使用,输入前已输出“0” : 能否正确判断有无按键按下 ? ⑤ 2个三态缓冲器的作用 B、针对“读-修改-写”指令, “读锁存器”信号有效 指令形式如: ANL P0,A ORL P1,#30H CPL
文档评论(0)