- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
 - 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
 - 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
 - 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
 - 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
 - 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
 - 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
 
                        查看更多
                        
                    
                多码率多边类型ldpc码译码器的设计与实现-core
                    
                                                                            Parts  applications 
                                                                                               器件与应用 
文章编号:1002-8692(2011 )15-0061-04 
         多码率多边类型LDPC 码译码器的设计与实现 
                                            1        2        3        4 
                                     甘永银 ,胡文江 ,黄 睿 ,谢东福 
      (1.  重庆邮电大学 重庆市移动通信重点实验室,重庆 400065 ;2.  重庆邮电大学 通信与信息工程学院,重庆 400065 ; 
         3.  重庆电子工程职业学院 软件工程系,重庆 401331 ;4.  厦门大学 宽带无线通信实验室,福建 厦门 361005) 
【摘 要】提出了一种固定码长的多码率多边LDPC 码译码器,该译码器采用对校验比特信息进行间隔删余的算法实现其多码 
率译码,并设计了一种适合多码率多边LDPC 码的部分并行译码结构。基于该结构在FPGA 平台上实现了码长为640  bit ,码率 
为0.5~0.8 的多边LDPC 码译码器。 
【关键词】多边低密度校验码;多码率;现场可编程门阵列;译码器 
【中图分类号】TN764 ;TP391                          【文献标识码】A 
            Design  and  Implementation  of  Multi-rate  Multi-edge  Type  LDPC  Codes  Decoder 
                                           1          2          3         4 
                                 GAN  Yongyin , HU  Wenjiang , HUANG  Rui , XIE  Dongfu 
    (1. Chongqing  Key  Laboratory  of  Mobile Communications,  Chongqing University  of  Posts  and Telecommunication,  Chongqing  400065, China; 
    2.  School  of Communication  and  Information  Engineering, Chongqing University  of  Posts  and Telecommunication,  Chongqing  400065, China; 
              3.  Department  of  Software  Engineering, Chongqing  College  of  Electronic  Engineering, Chongqing  401331, China; 
                 4.  Lab  of Wideband  Wireless  Communication  Systems,  Xiamen University,  Fujian  Xiamen 361005, China) 
【Abstract 】A multi-rate Multi-edge Type LDPC (MET-LDPC )decoder is presented by puncturing the parity bits every one 
bit, and a suitable multi-rate MET-LDPC code partial parallel decoding structure is designed. FPGA platform uses this 
structure  to achieve  the multi-rate MET-LDPC  decoder  with code-length 640 bit and  the code  rate  range  from 0.5  to 0.8. 
【Key  words 】multi-edge-type L
                
原创力文档
                        

文档评论(0)