网站大量收购独家精品文档,联系QQ:2885784924

基于MC13192的无线网络的实现方案简介我们的方案是向用户提供.doc

基于MC13192的无线网络的实现方案简介我们的方案是向用户提供.doc

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于MC13192的无线网络的实现方案简介我们的方案是向用户提供

基于MC13192的无线网络的实现 方案简介: 我们的方案是向用户提供了STR710的开发版。开发板集成了大量的实用的接口:JTAG调试接口;预留的通用的IO接口;A/D转换接口;USB接口;网络接口;CAN接口;串行通信接口;SPI总线接口;1602液晶显示接口;以及Zigbee无线通信网络接口。 功能与指标: JTAG调试接口,主要是实现程序的单步调试,以便知道程序的出错的地方,提高编程效率。 预留的通用I/O主要是为了方便以后开发板的扩展。 A/D转换接口可以实现模拟量到数字量的转换。 USB接口可以外接大容量的移动存储设备,接口使用USB2.0的标准,以便实现高速数据传输。 网络接口可以实现与其他主机的通信。 CAN接口可以实现简单的局域网高速的数据传输。 串行通信接口可以实现简单的不同波特率的数据传输。 SPI通信总线接口可以实现对EEPROM的读写。 1602液晶显示接口,可以实现简单的液晶显示。 Zigbee无线网络通信接口是本开发板要重点实现的一部分,有关的详细描述见下文。 实现原理: 本模块主要介绍一下Zigbee技术。  ZigBee技术是一种低速率无线传输技术,它基于IEEE802.15.4标准,工作频率为868MHz、915MHz或2.4GHz,其中2.4GHz是一个开放的频率。该技术的突出特点是应用简单、电池寿命长、组网能力强、可靠性高以及成本低。与已经在市场上推广了很多年的蓝牙技术相比,ZigBee技术的传输速率要低一些(ZigBee的峰值速率为250kbps,蓝牙的峰值速率为750kbps),但ZigBee的待机功耗比蓝牙要低1到2个数量级(ZigBee为3~40μA,蓝牙为200μA)。由于以上的优点,ZigBee技术在低成本、低速率、低功耗的无线传输方面有很大的发展前景,例如在工业或企业市场,需要感应式网路,提供感应辨识、灯光与安全控制等功能 ;而在未来的网络家庭中,像空调系统的温度控制器,灯光、窗帘的自动控制,老人与行动不便者的紧急呼叫器,电视与音响的万用遥控器,烟雾侦测器等这些应用,都非常需要和适合采用这种低成本、低速率、低功耗的无线传输技术。   MC13192是飞思卡尔公司提供的符合IEEE 802.15.4标准的带数据调制解调器的射频收发芯片。该芯片性能稳定,功耗很低,采用经济高效的CMOS设计,几乎不需要外部组件。更重要的是,该芯片和飞思卡尔其他的ZigBee产品组合在一起可以搭建成飞思卡尔ZigBee-Ready平台,利用该平台进行ZigBee相关方面的开发工作可以有效地缩短工程师的开发时间,降低开发成本。      主要特点   MC13192符合IEEE 802.15.4标准,它选择的工作频率是2.405~2.480GHz,数据传输速率为250kbps,采用O-QPSK调试方式。这种功能丰富的双向2.4GHz收发器带有一个数据调制解调器,可以在ZigBee技术应用中使用,它还具有一个优化的数字核心,有助于降低MCU处理功率,缩短执行周期。内部集成4个定时比较器,使其可以和性能较低、价格低廉的MCU配合使用以降低成本,广泛的中断维修服务使得MCU编程更为容易;芯片和MCU之间使用串行外围接口,使得在MCU选择上具有更大的余地。芯片集成的连接质量和电源检测功能可以为组网和维护提供必要的数据。除此之外,芯片还具有以下的特性 :全频谱编码和译码;经济高效的CMOS设计,几乎不需要外部组件;可编程的时钟,供基带MCU使用;标准的4线SPI(以4MHz或更高频率运行) ;扩展的范围性能(使用外部低噪音放大器功率放大器) ;可编程的输出功率,通常为0dB ;超低功率模式 ;7条GPIO线路;芯片采用2.7V供电,接收状态耗电37mA,发射状态耗电30mA,功耗很低;QFN-32封装,尺寸为5mm×5mm,是同类芯片中尺寸最小的。       内部结构   芯片内部结构如图1所示。芯片主要由模拟接收发射部分、数字调制解调部分、片内频率合成器、电源管理部分以及与MCU接口部分组成。      从天线接收进来的射频信号经过两次下变频之后变成两路正交信号(I和Q),片内集成的CCA(空闲信道评估)模块根据接收到的基带信号的能量进行空闲信道评估检测。CCA和前端的LNA(低噪声放大器)都要受到AGC(自动增益控制)的控制。数字接收端通过差分码片检测(DCD)后经过相关器对直接序列扩频(DSSS)进行解扩,经过符号同步检测和包处理以后最终得到接收到的数据。通过SPI接口传送到MCU。   要发送的128字节信号由MCU通过SPI接口传送到MC13192的发送缓冲器中,头帧和帧检测序列

文档评论(0)

sunshaoying + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档