(数字电子技术)第4章触发器.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
4. 工作波形(又称为时序图,设初态为0 ) 置1 保持 置0 置1 时钟RS触发器构成D锁存器用于寄存数据 1S 1R C1 D 1 CP Q Q 当在RS间接入一反向器,引出数据端D,则构成了D锁存器。 1D C1 D CP Q Q 4.1.3 同步D触发器 1.触发器有什么特点? 2.基本RS触发器如何实现了记忆功能? 3.请画出与非门实现的基本RS触发器 的电路图。 4.什么叫现态?次态? 5.同步RS触发器动作有什么特点? 思考题 作 业 题 习题册 4-1 预 习 4.2 集成触发器 集成JK触发器 集成D触发器 电子技术教研室 数字电路 第4章 小规模时序电路及应用 数字电路 基础部电子技术教研室 数字电路 电子技术教研室 电子技术教研室 第 4 章 小规模(SSI)时序电路及其应用 4.1 触发器 第1次课 复 习 问题: 组合电路有何特点?   在数字系统中常常需要存储各种数字信息,如我们常用的U盘、MP3以及计算机中的内存都存储了大量数字信息。 首先来学习时序逻辑电路中的记忆单元 -------- 触发器 --------- 4.1 触发器 课题:4.1.1 基本RS触发器 4.1.2 同步RS触发器 *4.1.3 同步D触发器 目的与要求: 1)了解触发器的特点 2)学会R S触发器、时钟RS触发器 逻辑符号、逻辑功能及其描述方法 真值表、特征方程。 4.1 触发器 重点: 1)触发器的功能:真值表、特征方程 和特点 2)R S触发器、时钟RS触发器。 难点: 触发器的描述方法 触发器是构成时序逻辑电路的基本单元电路。 4.1 触发器 触发器有三个基本特性: (1)有两个稳态,可分别表示二进制数码0和 1,无外触发时可维持稳态; (2)外触发下,两个稳态可相互转换; (3)有两个互补输出端。 触发器具有记忆功能,能存储一位二进制数码。 4.1 触发器 课题:4.1.1 基本RS触发器 4.1.2 同步RS触发器 *4.1.3 同步D触发器 (a) 逻辑电路 (b)逻辑符号 4.1.1 基本RS触发器 1.电路组成及逻辑符号 ——基本 RS 触发器 4.1.1 基本RS触发器 现态(原状态):指触发器输入信号变化前的状态,用Qn表示; 次态(新状态):指触发器输入信号变化后的状态,用Qn+1表示。 0态: Q=0的状态; 1态: Q=0的状态。 输出: 置“0”! 1 0 0 1 2.工作原理 输入 =0, =1时 输出为: 置“1” ! 1 0 0 1 a b 输入 =1, =0时 若原状态: 输出保持原状态: 输入 =1, =1时 1 1 0 1 0 1 0 1 a b 若原状态: 输出保持原状态: 保持! 输入 =1, =1时 0 1 1 1 0 1 1 0 a b 输出:全是1,逻辑错误! 0 0 1 1 a b 输入 =0, =0时 注意:当 、 同时由0变为1时,翻转快的门输出变为0,另一个不得翻转。因此,该状态为不定状态。所以不允许这种输入! 不允许! 3.功能描述 1) 功能表 保持原状态 0 1 1 0 不允许 1 1 0 1 1 0 0 0 Q 简化的功能表 约束条件, 不能同时为零 卡诺图 特征方程或次态方程 2). 特征方程 1. 触发器是双稳态器件,只要令R= S = 1,触发器即保持原态。稳态情况下,两输出互补。一般定义Q为触发器的状态。 2. 在控制端加入负脉冲,可以使触发器状态变化。S端加入负脉冲,使Q=1,S称为“置位”或“置1”端。R端加入负脉冲,使Q=0,R称为“复位”或“清0”端。 基本RS触发器小结 如果基本R S触发器、输入端的信号如图4-6(a)所示,则Q端的输出波形? 4. 应用举例  利用基本RS触发器的记忆功能

文档评论(0)

autohhh + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档