- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机原理及接口技术第六章并行接口和可编程并行接口芯片8255A
串行通信电路示意图 发送 接收 A站 B站 发送器 A站 B站 接收器 发送器 接收器 发送器 A站 B站 接收器 接收器 发送器 4. 波特率 每秒钟传送的二进制位数称为波特率。 例:在某个异步串行通信系统中,数据传送率为960字符/秒,每个字符包括一个起始位,8个数据位和一个停止位,则波特率为10?960=9600(波特) 三、串行通信总线标准 一是计算机与外设之间要共同遵守的某种约定,这种约定称为物理接口标准。(包括电缆的机械特性、电气特性、信号功能及传送过程的定义) 二是按接口标准设置计算机与外设之间进行串行通信的接口电路。 在进行串行通信的线路连接时,通常要解决两个问题: RS—232C 标准是美国电子工业协会EIA (Electronic Industries Association)与Bell等公司一起开发的1969年公布的通信协议。 1. RS—232C 接口标准 字母RS表示Recommanded Standard (推荐标准),232是识别代号,C是标准的版本号。 下图显示出RS-232C的标准管脚图。 RS-232C引脚分配图 14 1 15 2 16 3 17 4 18 5 19 6 20 7 21 8 22 9 23 10 24 11 25 12 13 次信道发送数据 发送时钟 次信道接收数据 接收时钟 未用 次信道请求发送 数据终端就绪 信号质量检测 振铃指示 数据信号速率选择 发送时钟 未用 保护地 发送数据 接收数据 请求发送 清除发送 数据装置就绪 逻辑地 载波检测 留作测试用 未用 次信道载波检测 次信道消除发送 各信号线说明如下: TXD:发送数据线,输出。 RXD:接收数据线,输入。 RTS:请求发送信号,输出,RTS=1,表示终端要发送数据。 CTS:清除发送信号,输入。当外设已准备好接收数据时,使CTS=1,通知终端可以开始发送数据。 DTR:数据终端准备就绪信号,输出,高电平有效。DTR=1,表示终端准备好接收外设的数据。 DSR:数据装置准备就绪信号,输入,高电平 有效,它表示外设准备好发送数据。 DCD:接收信号检出,输出,高电平有效。 RI:振铃指示,输入,高电平有效。RI=1,表明Modem收到交换台送来的振铃信号,用它来通知终端。 3) 方式2——双向选通输入/输出方式 方式2只允许A组采用,此时端口A变为双向,允许数据在同一组8条线上发送和接收。 下图示出方式2操作内部结构和时序图。 t OB t WOB 外设数据线 WR OBF ACK INTR 数据从 CPU 到 8255 A t PS t KD t AD t PH t ST t STB t RIB STB IBF RD t OB t WOB 外设数据线 WR OBF ACK INTR 数据从 CPU 到 8255 A t PS t KD t AD t PH t ST t STB 数据从外设 到8255A t RIB STB IBF RD 数据从8255A 到外设 数据从8255A 到CPU 8255A方式2操作内部结构和时序图 PA 0 ~ PA 7 方式 2 组态 INTE1 ( PC 6 ) PC 3 PC 6 PC 7 INTR A PC 0 ~ PC 2 PC 4 PC 5 INTE2 ( PC 4 ) IBF A I/O WR RD ACK A OBF A STB A PA 0 ~ PA 7 方式 2 组态 INTE1 ( PC 6 ) PC 3 PC 6 PC 7 INTR A PC 0 ~ PC 2 PC 4 PC 5 INTE2 ( PC 4 ) IBF A I/O WR RD ACK A OBF A STB A INTR:中断请求是一个输出信号,用于在输入和输出情况下中断微处理器。 OBF:输出缓冲器满是一个输出信号,表明输出缓冲器包含给双向总线的数据。 ACK:响应输入信号允许三态缓冲器,使数据可以出现在端口A。如果ACK为逻辑1,则端口A的输出缓冲器处于高阻抗状态。 IBF:输入缓冲器满是一个输出信号,表明输入缓冲器已包含外部双向总线的数据。 STB:选通输入将来自双向端口A总线上的外部数据装入端口A的输入锁存器。 INTE:中断允许是允许INTR引脚的内部位 (INTE1和INTE2)。 PC2、PC1和PC0:通用I/O引脚,可由置位/复位命令控制。 例:通过双向端口A发送AH寄存器中的内容。 ;通过A口双向总线传送AH的过程 BITT EQU 80H PortC EQU 62H PortA EQU 60H Trans proc near IN AL,PortC ;获得OBF TEST AL, BITT ;测试OBF JZ TAB ;如果O
文档评论(0)