第5章—微机总线与标准.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第5章 微机总线与标准 主要内容 掌握: 总线的基本概念和分类 总线的仲裁方法 总线的握手方法 PC机常用标准总线 通用串行总线(USB) §5.1 总线的基本概念 总线概念: 总线是一组导线和相关的控制、驱动电路的集合。 总线是计算机系统各部件之间传输地址、数据和控制信息的通道。 任一时刻,只能有一个部件/设备通过总线发送数据,其他部件只能处于接收状态。 总线的分类及特点 按传送信息的类型划分 数据总线(Data Bus,DB) 传输数据信息,双向三态 其宽度决定了其数据传输能力 例如,ISA总线为16位,PCI总线为32/64位 地址总线(Address Bus,AB) 传输地址信息,单向三态 其宽度决定了微机系统的寻址能力 例如,ISA为24位,可寻址16MB;PCI为32/64位,可寻址4GB/224TB 控制总线(Control Bus,CB) 传输控制信号、时序信号和状态信号 特点各异:三态、入/出/双向等特性均不相同 总线的分类及特点(续) 按总线的层次结构 CPU总线/前端总线(FSB) 直接由CPU引脚引出的总线,例如,P4 CPU与GMCH(北桥)之间的总线 系统级总线 与模块和总线扩展槽连接的总线,如PCI、ISA和EISA总线 外设级总线 主机与外设之间的总线,如USB和IEEE1394 其他 AGP,专用视频接口,专用于显卡与内存之间的数据传输 SCSI,标准的设备接口,可连接15台外设 IDE/EIDE,外部存储设备接口,每个接口可连接2台设备 片内和片外总线 基本信息总线、仲裁总线和数据握手总线 总线操作及控制 总线操作周期: 多个模块使用同一总线,只能采用分时方式,即将总线时间分成很多段,每段时间可以完成模块之间一次完整的信息交换,通常称之为一个数据传输周期或一个总线操作周期。 完成一个总线操作周期,分4个阶段: 总线请求和仲裁 寻址阶段:主模块向从模块发出存储或端口地址 传数阶段 结束阶段:撤出,让出 总线操作控制: 总线的仲裁 作用:合理控制和管理总线的请求源,防止总线冲突。 总线的握手 作用:确保主—从模块间的正确寻址和可靠传输数据。 总线的主要性能指标 总线带宽(B/S):每秒可传送的字节数 总线位宽(bit): 一次传送的数据位数 工作频率(MHz):控制总线的时钟频MHz 总线带宽=(总线位宽/8)?工作频率 程序的执行:指令执行过程。 指令周期:完成一条指令所需要的时间。不同指令 的指令周期不等长的。 总线周期:CPU完成一次读/写操作的时间, 是完成一步完整操作的最小时间单位。 时钟周期: MPU处理动作的最小时间单位 (1个T状态) 。 总线周期、指令周期、时钟周期的关系?包含关系 §5.2 总线的仲裁方法 多个设备都要使用总线时,决定由哪个设备使用总线的方法。 “菊花链”仲裁(串行) 并行仲裁 并串行仲裁 80x86微机中采用的是并行仲裁 “菊花链”仲裁(串行) 逻辑上离总线仲裁器越近的部件拥有越高的总 线优先级。图中有三条控制线: BB:总线忙信号,高电平表示总线正被占用。 BR:总线请求信号, BR有效表示至少有一个 部件正在申请使用总线。 BG;总线响应信号,高电平表示总线仲裁器响 应总线请求。 计数器定时查询方式 这种方式不使用BG信号线,但需利用地址线。 若总线上有N个部件,则在总线控制部件内设置 一个计数器,可以从0计数至N-1,每个值对应一个部件。不论哪个部件要使用总线,均通过BR 提出申请。控制部件通过地址总线定时送出计数 器的当前值。提出申请的部件检查地址总线,若 发现其上的值与自身的编号相等,则取得总线使 用权,并通过BB有效通知控制部件。若控制部件 在一定时间内未收到BB有效,则令计数器加1 (或减1),发下一个地址。 若计数器从0开始计数,则优先级顺序与不见编 号顺序一致。若每次计数从上次计数终止的值开 始计数,则从统计效果上看,各部件的优先级基 本相等。 带Cache的并发总线体系结构 §5.3总线的握手方法 数据传送控制 仲裁控制 数据校验与纠错 隔离与驱动 §5.3总线的握手方法 也是总线传送控制方式 同步方式 收、发双方严格地按统一的基准时钟信号执行相应的动作 不适合于在同一系统中既有高速部件又有低速部件的环境 PCI总线属于同步方式总线 异步方式 传输过程无需统一时钟的同步,用“请求”和“应答”信号来协调 传输速度慢 半同步方式 总体上仍是同步方式(使用基准时钟),传输操作与时钟同步 设

文档评论(0)

wxc6688 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档