- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第 七 章 存储器和可编程逻辑器件 * * 7.1 随机存取存储器 随机存取存储器(RAM-Random Access Memory) 7.1.1 RAM的结构和参数 “存取”指将信息写入存储器和从存储器中将所存信息读出来。 每一位二进制信息的存取都要由相应的单元电路来实现,每个单元电路叫一个存储单元。也就是每个存储单元存放一位二进制信息。 RAM器件是按“字”存放二进制信息的,每个“字”包含若干个“位”。 每个“字”都是按“地址”存放的,根据“地址”选中要进行读的“字”,实现随机读取。 方框图中地址码为n位,经地址译码器译出2n根选择线,称为字选线。 每个字为m位,即输出有m根数据线,每根数据线称为位线。 RAM的容量由地址码的位数n和字的位数m决定。 n位地址码,m位字长的RAM内含2n×m个存储单元。 如 n=10 , m= 4 则RAM的容量 210×4=1024字×4位=1K×4 如 n=11 , m= 4 则RAM的容量 211×4=2048字×4位=2K×4 存储单元具有两个稳定状态:Q=1(Q=0)为1状态;Q=0(Q=1)为0状态。T3、T4是NMOS传输门, T3、T4的栅极接到同一根字选线上,控制该存储单元是否被选中。 1. 静态RAM 字选线为低电位时,T3、T4截止,存储单元与数据线断开。字选线为高电位时,T3、T4导通,通过数据线即可对该存储单元进行读写操作。 RAM存储单元必须具有置1、置0、保持等功能,RAM属于时序逻辑电路。 2. 动态RAM 将电容C存有电荷时作为1状态;不存电荷时作为0状态。T1是NMOS传输门, T1的栅极接到字选线上,控制该存储 单元是否被选中。字选线为0时,T1截止,存储单元与数据线断开。字选线为1时,T1导通,通过数据线即可对该存储单元进行读写操作。 存储电容C上的电荷经过一定时间会泄漏掉,需要及时进行数据的再生(重写、刷新),附加刷新控制。动态RAM的优点是容量大、功耗低。 7.2 只读存储器 只读存储器(ROM-Read Only Memory) “只读”指正常工作时,只能进行读操作,而不能进行写操作。只读存储器同样由三部分组成:地址译码器、存储单元矩阵和输出缓冲电路 ROM的存储单元非常简单,不再是记忆元件,而是开关元件(二极管、三极管、MOS管)。ROM存入数据就是将作为存储单元的开关元件设置成接通状态或断开状态。与RAM相比,由于ROM存储单元简单,因而集成度高,另外具有不易失性。 7.1.1 或门、或非门电路 ROM的存储单元矩阵实质上是一个或门的阵列。 1. 二极管或门电路 2.NMOS或非门 3.双极型晶体管或门 7.2.2 内容固定的只读存储器 ROM的存储单元为开关元件(二极管、三极管、MOS管)。ROM存入数据就是将作为存储单元的开关元件设置成接通状态或断开状态。 ROM存入数据的过程称为对ROM的“编程”。根据编程方式的不同,可将ROM分为三类:内容固定的、一次性编程的和可多次编程的ROM。 图中地址码为2位,经地址译码器译出22 = 4根字选线W0、W1、W2、W3。每个字为4位,输出有4根位线D1、D2、D3、D4,统称为数据线。 对应每一个地址码,只有一根字选线Wi为高电平,有二极管相连的位线输出为1,无二极管相连的位线输出为0。4根位线上的高低电平组成了4位的数据输出。 00 01 10 11 1 1 0 1 1 1 1 0 1 1 0 1 0 0 1 0 1 0 0 1 0 1 0 0 D4 D3 D2 D1 B A 数 据 地 址 若将地址码视为一组输入逻辑变量,地址译码器输出的每一条字线对应着一个最小项,经过二极管或门,数据输出端每条位线的输出就是输入逻辑变量的组合逻辑函数。 ROM属于组合逻辑电路 1 1 0 1 1 1 1 0 1 1 0 1 0 0 1 0 1 0 0 1 0 1 0 0 D4 D3 D2 D1 B A 数 据 地 址 每一个输出位对应着一个二极管或门。4个或门组成了一个或门的阵列(简称或阵),也就是前面所说的存储单元矩阵。 1 1 0 1 1 1 1 0 1 1 0 1 0 0 1 0 1 0 0 1 0 1 0 0 D4 D3 D2 D1 B A 数 据 地 址 上图为ROM阵列结构示意图,每条字选线与位线的交叉点就是一个存储单元,交叉点处接有二极管相当于该存储单元存储的信息为1,交叉点处不接二极管相当于该存储单元存储的信息为0。 1 1 0 1 1 1 1 0 1 1 0 1
文档评论(0)