CH4c数电.pptVIP

  1. 1、本文档共26页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CH4c数电

复习思考题 1、PLD由哪几部分组成? 2、PLD编程连接技术分哪几类? 3、浮栅MOS管编程信息的擦除方法主要有哪些? 4、列举四种类型的PLD器件,并简单说明其结构。 5、课后习题。 本章小结(1) 组合逻辑电路的输出状态只决定于同一时刻的输入状态,它可由逻辑门电路以及可编程器件(PLD)等组成。 分析组合逻辑电路的目的是确定已知电路的逻辑功能,其步骤大致是:写出各输出端的逻辑表达式→化简和变换逻辑表达式→列出真值表→确定功能。 设计组合逻辑电路的目的是根据提出的实际问题,设计出逻辑电路。设计步骤大致是:明确逻辑功能→列出真值表→写出逻辑表达式→逻辑化简和变换→画出逻辑图。 典型的中规模组合逻辑器件包括编码器、译码器、数据选择器、数值比较器、加法器和算术逻辑运算单元等。这些组合逻辑器件除了具有其基本功能外,通常还具有输入使能、输出使能、输入扩展、输出扩展功能,使其功能更加灵活,便于构成较复杂的逻辑系统。 本章小结(2) 应用组合逻辑器件进行组合逻辑电路设计时,所应用的原理和步骤与用门电路时基本一致,但也有其特殊之处。 (1)对逻辑表达式的变换与化简应尽可能与组合逻辑器件的形式一致,而不是尽量简化。 (2)设计时应考虑充分利用器件本身的功能。同种类型的器件有不同的型号,在满足设计要求的前提下,尽量选用简单的器件,器件数也尽可能少。 (3)如果只需一个组合器件就可以满足要求,则需要对有关使能、扩展或者多余输入端作适当的处理。如果一个组合器件不能满足设计要求,则需要对组合器件进行扩展,直接将若干个器件组合或者由适当的逻辑门将若干个器件组合起来。 本章小结(3) 可编程逻辑器件(PLD)由用户定义和设计逻辑功能,可以实现各种组合逻辑电路。其特点是结构灵活、集成度高、速度快和可靠性高。 * * 一、数字电路的发展与可编程器件的出现 概 述 集成度: 高效、低耗、高精度、高稳定、智能化。 VLSIC LSIC SSIC MSIC 4.5 组合可编程逻辑器件 专用型:ASIC (Application Specific Integratel Circuit) 逻辑功能: 通用型:54/74系列、74HC系列、74HCT系列等 随系统规模扩大: 焊点多,可靠性下降 功耗增加、成本升高 占用空间扩大 要承担设计风险、 周期长、成本高 可编程器件 (PLD : Programmable Logic Device ) 系统设计师们希望自己设计 ASIC芯片,缩短设计周期,能在实验室设计好后,立即投入实际应用。 VLSIC 二、PLD的发展态势 向低电压和低功耗方向发展, 5V ? 3.3V ? 2.5V ? 1.8V ? 更低 向高集成度、高速度方向发展 集成度已达到400万门以上 向数、模混合可编程方向发展 向内嵌多种功能模块方向发展 RAM,ROM,DSP,CPU等 PROM PLA PAL GAL 低密度可编程逻辑器件 (LDPLD) EPLD CPLD FPGA 高密度可编程逻辑器件 (HDPLD) 可编程逻辑器件 (PLD) 按集成密度划分为 三、可编程逻辑器件的分类 4.5.1 PLD的结构、表示方法 与门 阵列 或门 阵列 乘积项 和项 PLD主体 输入 电路 输入信号 互补 输入 输出 电路 输出函数 反馈输入信号 可由或阵列直接输出,构成组合输出; 通过寄存器输出,构成时序方式输出。 1、PLD的基本结构 与门 阵列 或门 阵列 乘积项 和项 互补 输入 2. PLD的逻辑符号表示方法 (1) 连接的方式 被编程接通单元 (2)基本门电路的表示方式 F1=A?B?C 与门 或门 A B C D F1 A B C L A B C ≥1 L D F1=A+B+C+D 三态输出缓冲器 输出恒等于0的与门 输出为1的与门 输入缓冲器 (3) 编程连接技术 PLD表示的与门 熔丝工艺的与门原理图 L=A?B?C V CC + (5V) R 3k W L D 1 D 2 D 3 A B C 高电平 A、B、C有一个输入低电平0V A、B、C三个都输入高电平+5V 5V 0V 5V 低电平 5V 5V 5V L=A·B·C L V CC A B C D L V CC A B C D L=AB 连接 连接 连接 断开 A、B、C 中有一个为0 A、B、C 都为1 输出为0; 输出为1。 L=AC 断开 连接 连接 断开 L=ABC X X 器件的开关状态不同, 电路实现逻辑函数也就不同 1 0

文档评论(0)

qwd513620855 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档