大学计划使用教程ppt 4.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
大学计划使用教程ppt 4

实验四:综合技巧的应用--改变综合属性的设置 关闭综合报告窗口。 选择View/Edit Placed Design(Floorplanner),打开布局规划器。45实验四:综合技巧的应用--改变综合属性的设置 观察设计层次(Hierarchy)和布局的设置,设计是平坦的,用不同颜色表示的,然后关闭布局器。6实验四:综合技巧的应用--下载代码和测试系统 连接JTAG电缆和RS-232电缆到EXCD-1硬件开发平台上,并给硬件平台上电; 打开PC机上的超级终端,其设置为:波特率9600;数据位8;无停止位;无奇偶校验;1个停止位;无流量控制; 下载设计代码到FPGA芯片; 在超级终端界面上看到“Xilinx Rules”字符串。 1234实验五:Core Generator系统实验--设计目标 该实验将使用核生成器(Core Generator)来生成一个IP核,并将其插入到设计中。该实验由一下几个步骤组成: 1)使用核生成器创建一个核 2)例化核,并插入到设计中 3)执行行为仿真 4)测试硬件系统 该实验将使用FPGA内的BRAM资源生成程序ROM,例化ROM,并用EXCD-1硬件平台进行验证。将按键的数据能显示在超级终端上。en_16_x_baudBaudCountswitchesrx_dataout_port[7:0]uart_rxD QenLEDsrxPicoBlazeD Qen0000000port_id[7:0]interruptdata_present8’h01write_strobe0000000Interrupt_ackBuffer_fullInstructionsuart_txentx8’h03AddressInstructions 用核产生器建立Interrupt_eventcontrol rst55 MHz50 MHzDCM clk实验五:Core Generator系统实验--设计原理实验五:Core Generator系统实验--使用核生成器生成核 在lab5/assemble目录下,ROM_form.coe模版已经被更新,反映了新的v2.7BRAM所要求的格式。在新的格式中,只指定了两个参数: memory_initialization_radix, memory_initialization_vector; 如果想了解更多的BRAM信息,请参考v2.7BRAM的数据手册。 实验五:Core Generator系统实验--使用核生成器生成核 打开ISE10.1软件,并在ISE主界面下选择File-Open Project,定位到lab5文件夹下,打开coregen.ise 按照前面的步骤,在DOS窗口下汇编program.psm文件: kcpsm3 program 注意:汇编器将产生几个文件,其中包括.coe文件,将用于初始化核生成器生成的核。1实验五:Core Generator系统实验--使用核生成器生成核 在处理子窗口,鼠标双击Create New Source,打开新建源文件向导,和前面一样,选择IP(CoreGen Architecture Wizard) ,在File Name域下输入Program,然后点击“Next”。2实验五:Core Generator系统实验--使用核生成器生成核实验五:Core Generator系统实验--使用核生成器生成核 选择Memories Storage Elements,展开选择Block Memory Generator v2.7,点击“Next”。2实验五:Core Generator系统实验--使用核生成器生成核 出现下面的界面,点击“Finish”按钮。3实验五:Core Generator系统实验--使用核生成器生成核 按下页配置参数,点击“Next”。4实验五:Core Generator系统实验--使用核生成器生成核 按下页配置参数,点击“Next”。5实验五:Core Generator系统实验--使用核生成器生成核按下页配置参数,点击“Show”按钮。6实验五:Core Generator系统实验--使用核生成器生成核 查看系数,点击“OK”按钮,然后点击“Finish”按钮。退出核生成器界面。7实验五:Core Generator系统实验--例化核到设计中 双击顶层设计文件loopback.vhd,并打开该文件。 在主菜单下,选择Edit-Language Template。 如下图所示,展开COREGEN, 展开VHDL Component Instantiation,选择Program。将其分别粘贴到顶层文件中。123声明部分例化部分实验五:Core Generator系统实验--例化核到设计中实验五

文档评论(0)

peili2018 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档