时分交替adc系统偏置 增益失配校准算法的研究与fpga实现-research and fpga implementation of offset gain mismatch calibration algorithm for time-division alternating adc system.docxVIP

  • 19
  • 0
  • 约5.83万字
  • 约 92页
  • 2018-08-01 发布于上海
  • 举报

时分交替adc系统偏置 增益失配校准算法的研究与fpga实现-research and fpga implementation of offset gain mismatch calibration algorithm for time-division alternating adc system.docx

时分交替adc系统偏置 增益失配校准算法的研究与fpga实现-research and fpga implementation of offset gain mismatch calibration algorithm for time-division alternating adc system

独创性声明本人声明所呈交的学位论文是本人在导师指导下进行的研究工作及取得的研究成果。据我所知,除了文中特别加以标注和致谢的地方外,论文中不包含其他人已经发表或撰写过的研究成果,也不包含为获得电子科技大学或其它教育机构的学位或证书而使用过的材料。与我一同工作的同志对本研究所做的任何贡献均已在论文中作了明确的说明并表示谢意。签名:日期:年月日关于论文使用授权的说明本学位论文作者完全了解电子科技大学有关保留、使用学位论文的规定,有权保留并向国家有关部门或机构送交论文的复印件和磁盘,允许论文被查阅和借阅。本人授权电子科技大学可以将学位论文的全部或部分内容编入有关数据库进行检索,可以采用影印、缩印或扫描等复制手段保存、汇编学位论文。(保密的学位论文在解密后应遵守此规定)签名:导师签名:日期:年月日摘要随着现代通信技术与数字信号处理技术的不断发展,系统对信号带宽的要求持续快速地增加。但随着CMOS集成电路工艺技术的提高,工艺特征尺寸不断减小,电源电压不断降低,信号输入范围不断减小,为保持相同的信噪比,必须降低电路的热噪声和电容,从而导致单片单工艺的ADC无法同时满足系统高速和高精度要求。为同时实现高速高精度的采样,时分交替ADC系统受到了越来越多的关注,并成为了未来的一个发展趋势。时分交替ADC系统通过采用M片低速高精度的ADC交替地并行采样,将系统的数据转换速率提高到单片ADC的M倍且精度保

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档