- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于FPGA的多级CIC滤波器的设计与实现-地球信息科学学报-云南
云南大学学报(自然科学版),2018,40(4):676~681 DOI:10.7540/j.ynu
Journal of Yunnan University
基于FPGA 的多级 CIC滤波器的设计与实现∗
王 璞,张玉明,田 野,张 坤,杨 军
(云南大学 信息学院,云南 昆明 650500)
摘要:积分梳状(CIC)滤波器是一种高效的滤波器,广泛应用于无线通信技术的数字下变频和上变频端.但
传统结构的级联CIC滤波器每个寄存器的位宽是固定的,在处理低频信号会造成高频的运算带宽过大,浪费计
算机硬件资源的不足.利用Hogenauer “剪除”理论对每一级的输出位宽进行截短,提高CIC滤波器的性能,通
过级联多个单级CIC滤波器优化其结构,构建了多级 CIC滤波器;同时利用FPGA技术的重构性强、扩展性好、
硬件资源占有少、成本低、可靠性高的特点,采用Verilog HDL语言设计实现了各个模块,最终基于FPGA设计
完成的多级CIC滤波器模型,不仅节约了硬件资源,还使CIC滤波器每个寄存器的位宽可变.通过Modelsim对
模型进行仿真并下载到以Altera DE2 的EP2C35F672C6为目标芯片验证,达到了设计要求.
关键词:CIC滤波器;数字上变频;数字下变频;Hogenauer “剪除”理论;现场可编程门阵列(FPGA)
- - -
中图分类号:TN713 文献标志码:A 文章编号:0258 7971(2018)04 0676 06
当前,数字下变频和上变频技术是无线通信的 来设计实现了各个模块,使CIC滤波器每个寄存器
[1]
核心技术 ,积分梳状(Cascade Intergrator Comb, 的位宽可变,并利用 Hogenauer “剪除”理论改进
CIC)滤波器具有抽取采样数率和低通滤波的作 CIC滤波器,不仅节省了计算机硬件资源,而且有
用,通常用于滤除噪声和分离各种不同信号,因此 [5]
效提高了CIC滤波器的性能 .
在现代通信领域具有较好的理论和实际应用价
[2] 1 多级CIC滤波器原理及Hogenauer “剪
值 .
除”理论
积分梳状(CIC)滤波器结构简单、规整,需要
的存储量小.由于它只需要加法器、积分器和寄存 1.1 CIC滤波器 单级CIC滤波器的的传递函数
-
器,没有乘法器,因此硬件资源占用很少,性能较 F(z)[6 8] 为:
- -
L 1 L
-
好,已经被证明在高速抽取或插值系统中是非常有 -x 1 z
[3] F(z)= h(x)z = - -1. (1)
原创力文档


文档评论(0)