SP考试总结.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
SP考试总结.doc

一、 TI公司DSP分类及代表产品简介 答:TI的DSP经过完莕的测试出厂时,都是以TMS320为前缀。在众多款型DSP屮,TI把市场销景好和前景看好的DSP归为三大系列 而大力推广,TT也称之为三个平台(Platform)。 TMS320C6000T台,包含定点C62x和C64x以及浮点C67x。其追求的是至商性能,最近新推出的芯片速度商达1GHZ,适合宽带网络、 图像、影像、雷达等处理应用。 TI同时推出丫多核的DSP,即在一个DSP芯片屮集成丫多个C64X+的DSP核,如DM6472就冇8个C64X+的核,从而使得DSP的处理能力得到了大大 的提高。在6000系列DSP中T1还推出丫专门川丁进行多媒体信息处理的DSPs,较为典型的就足达芬奇系列,即以DM开头的处理器,如DM642、 DM6437、DM355等。随后TT公司乂相继推出了0MAP系列的DSPs,如DM6467,从而使DSP可以用来构建一个完整的系统。 TMS320C5000平台,包含代码兼容的定点C54x和C55x。其提供性能、外围设备、小型封装和电源效率的优化组合,适合便携式上网、 语音处理及对功耗有严格要求的领域。DSP的传统设计往往是采取主从式结构:在一块电路板上,DSP做从机,负贵数字信号处理运算; 外加一块嵌入式微处理器做主机,來完成输入、控制、显示等其他功能。为此,TI专门推出了一款双核处理器0MAP,包含冇一个ARM和一 个C5000系列DSP, 0MAP处理器把主从式设计在芯片级上合二为一,一个典型的应川实例为诺基亚手机。 TMS320C2000平台,钮含16位C24xx和32位C28xx的定点DSP。C24xx系列市场销量很好,而对C28xx系列,TT认为很有市场潜力而 大力推广。C2000针对控制领域做了优化配S,集成了了众多的外设,适合逆变器、马达、机器人、数控机床、电力等应用领域。 二、 简述实时信号处理的含义。 答:要求在眼定的吋闽内将采集的数裾在现场处理完成并得到一定的结果,即信号处理的吋间要小于或者等于下一批数据输入吋 间,有时甚至要求在特定的时间、地点米完成信号处理。 三、 数字信号处理屮最典型的运算有哪些? 答:离散傅里叶变换(DFT)和卷积、滤波是信号处理屮最为基本也是最常用的运算。核心算法是构成多数数字信号处理系统的基 本模块,包拈:ITT,向景加,向景点积,滤波器,控制(转移、压栈、出栈、位操作) 四、 C6000系列DSP为什么适合与数字信号处理的需要?从DSP的cpu结构、总线结构、存储器结构、专用功能单元、指令系统等方面阐述。 答:CPU结构:DSP具有较高的CPU主频,H前其主频可达到100-600M,最苡可上G,商速的CPU主频为程序的快速执行提供了强有力 的保证。同时,DSP的cpu屮集成丫多个硬件乘法器,这使得数字信号处理屮较为常用的乘法运算的速度得到丫大大的提商,如:采用微程 序实现的乘法运行一般需耍100多个时钟周期,而采用硬件乘法器只需要2个时钟周期即可完成一次乘法运行。各个乘法器时间上又可以并 行工作,从而人人提高了乘法运算的效率。DSP的cpu中同时乂集成了多个并行的多功能单元,在基本的加减以及逻辑运算方而具有较高的 执行效率。而数字信号处理中最褪本的运算恰好为乘法和加法运算,山此可见,DSP的cpu结构可谓是为数字信号处理量身定制的。 总线结构:DSP总线采用的是哈佛结构,即数据总线和地址总线是相互独立的;这样DSP就可以同时取出指令和操作数据,从而使 得程序执行的效率得到Y大大提髙。同时,冇些DSP还采用了VILW结构,片内冇8个独立的功能单元,256bit的程序总线,2套32位数据总 线和一窃专用的DMA总线。其灵活的总线结构人人缓解了数据瓶颈对系统性能的应该。而数字信号处理的核心又恰好为对海量数据的操作, 因此DSPs正好迎合了数字信号处理的需求。 存储器结构:DSP的存储器可以分为内存和外存,而内存乂分为L1和L2W级,级数越低越靠近CPU ,存取速度越快。每级中分为LP 或LD,屮LD又可以分为RAM和CACHE两类(有的只有CACHE)。在此耑要一提的就是K?屮的CACHE结构,DSP屮CACHE结构能够有效的解决CPU 和存储器之间读取速度的差异问题,使得CPU对数据的存取效率得到了极大的提髙。 专川功能单元:C6000片内有8个并行的处理单元,分为相同的两组,两组之间可以通过专川的数据线进行数据交互。 指令系统:『)SP的体系结构采用超长指令字(vliw)结构,单指令字长为32位,指令包里有8条指令,总字长达到256位。执行指令 的功能单元已经在编译吋分配好,程序运行吋通过专门的指令分配模块,可以将每个256为的指令包同吋分配到8个处理单元,并有8个单 元同时运行。因此在指令执

文档评论(0)

ggkkppp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档