基于SOC设计方法的静止图像压缩处理算法研究与实现-微电子学与固体电子学专业论文.docxVIP

基于SOC设计方法的静止图像压缩处理算法研究与实现-微电子学与固体电子学专业论文.docx

  1. 1、本文档共127页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于SOC设计方法的静止图像压缩处理算法研究与实现-微电子学与固体电子学专业论文

摘要数字信号抗噪声性能良好等优点和数字通信技术的不断发展,使数字图像占 摘要 数字信号抗噪声性能良好等优点和数字通信技术的不断发展,使数字图像占 据越来越重要的地位。但图像经离散化的数字处理后品质会受到影响:同时信息 量剧增给有限的存储空间和传输带宽带来困难。要使数字图像真证得到广泛的应 用,必须进行有效的处理和压缩。JPEG标准是由联合图像专家组于1991年提出 的静态图像压缩的标准算法,目醣得到了广泛应用。本文采用基于离散余弦变换 (DCT)的JPEG基本算法。从图像处理的基本原理出发,一种包含白平衡、伽 玛校『F、色彩内插、色彩校币、色空间变换和边界增强等功能的静止图像处理器 结构被提出,能够有效改善数字图像质量。 本论文从SOC设计的角度出发,设计实现了JPEG CODEC和静止图像处理 器,并且成功集成在140万像素的数码相机芯片中。JPEG CODEC的系统集成 设计实现了一个压缩和解压缩流程硬件共享的流水线结构,建立了良好的数据传 输和反馈机制.并且合理规划了数据缓冲区,同时在设计中部分采用容错设计, 提高了系统可靠性。本论文同时提出了一种新颖的二维DCT/IDCT的硬件实现。 设计在正向和逆向变换过程中对主要的算术运算单元采用硬件复用的方法,达到 了面积优化的目的;并对输入数据进行系数预判,在特定输入情况下有效提高了 处理速度和降低功耗;还根掘JPEG体系结构,在DCT变换和量化器之间建立 动态的精度匹配,保证了不同压缩比下的图像质量和功耗效率。在整个设计过程 中,本论文对SOC设计中的关键技术进行了研究和实践。主要包括硬件复用和 多种低功耗设计技术,同时对流水线结构数据处理的内在冲突进行了分析并且提 出了一些优化算法的思想。 关键字:数字图像处理,图像压缩,JPEG标准,离散余弦变换,静止闰像处理, 片上系统,专用集成电路,自动综合,硬件复用技术,流水线结构,低功耗设计 AbstractDigital Abstract Digital Image is playing more important role nowadays with the advantages such good anti-noise performance and the rapid development of digital communication.Efficient processing and compression is needed deal with the limited transfer bandwidth and storage.Thus JPEG standard was raised by IEEE 1 99 1 and is now widely used.A JPEG codec ASIC chip based DCT is designed in this thesis.A Still Image Processor is also designed to improve the image quality.The image processor offers functions including white balance.Gamma correction,color interpolation and edge enhancement. The JPEG codec and image processor designed is successfully embedded into the ASIC chip of 1 40-pixels digital camera.JPEG codec is built in pipeline architecture with hardware between compression and de—compression flow.Efficient data transfer and feedback mechanism iS achieved by the reasonable arrangement of data buffers.Error-free technique iS also used to improve the robust of system.The thesis describes fast 2一D DCT/IDCT based the modified Loe们er algorithm. Hardware helps realize both DCT/IDCT with the same arithmetic circuit to area,Processing speed and power dissipation is

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档