基于SoC的数字中频信号的功率均衡处理-信息与通信工程专业论文.docxVIP

基于SoC的数字中频信号的功率均衡处理-信息与通信工程专业论文.docx

  1. 1、本文档共90页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于SoC的数字中频信号的功率均衡处理-信息与通信工程专业论文

东华大学学位论文版权使用授权书 学位论文作者完全了解学校有关保留、使用学位论文的规定,同意学校保留 并向国家有关部门或机构送交论文的复印件和电子版,允许论文被查阅或借阅。 本人授权东华大学可以将本学位论文的全部或部分内容编入有关数据库进行检 索,可以采用影印、缩印或扫描等复制手段保存和汇编本学位论文。 保密 □,在 年解密后适用本版权书。 本学位论文属于  不保密 □。 学位论文作者签名: 指导教师签名: 日期: 年 月 日 日期: 年 月 日 基于 SoC 的数字中频信号的功率均衡处理 摘 要 软件无线电技术自提出之后即在很多通信系统中得到了广泛的 应用。收发信机由于受外界各种因素的影响,导致各信道输出信号功 率相差很大,不利于后续处理。为了解决这样的问题,本文提出了一 个基于 ZYNQ 片上系统与 AD9361 的数字中频信号处理系统的设计 方案,该系统的核心部分为:集成了 ARM 和 FPGA 的片上系统、射 频捷变收发器 AD9361 芯片。且该系统是软件可编程的,使其能够接 收不同参数的无线信号,在不用更换硬件系统的情况下,便可以完成 不同信号的接收和处理,旨在提高调频广播信号的质量与覆盖率。自 动增益控制电路能使接收信号控制在一定的范围之内,即在接收较强 信号时,收发信机的增益变低,而在接收较弱信号时则增益变高。但 是随着收发信机性能的不断改善,对自动增益控制系统的要求也越来 越高。但是收发信机只能解决信号整体幅度的增大或减小,并不能实 现每个信道的幅度均衡,所以为了实现更好的处理结果,需要通过设 计 IP 核来实现对每个信道的功率均衡。 本文根据“基于 SoC 与 AD9361 的数字中频信号的功率均衡”研究 课题,主要完成了模数转换、数字上/下变频、自动增益控制,然后 从频域和空域两种方案对功率均衡进行设计。在频域中通过 FFT 把 时域信号转换成频域信号,然后对相应的频段进行功率均衡。由于输 入信号经 FFT 变换之后,延时较大,数据易于丢失,导致数据无法 完全输出,所以不易于数据的实时处理;在空域中采用时频重叠多信 号处理技术来设计并行的 16 个带通滤波器、积分器和乘法器来实现 信号的功率均衡,有效解决了 FFT 中存在的时延问题,并下载到 SoC 上,可清晰地看到信号的均衡效果图。本文涉及 Vivado、Linux 和 Matlab 等软件编程,并最后在开发板上进行了验证,对测试出来的结 果进行分析,达到了预定的要求。本文的工作对其它的软件无线电系 统的实现也有一定的参考价值,对无线通信系统的发展也具有一定的 I 意义。 关键词:软件无线电,SoC,AD9361,自动增益控制,IP 核 II POWER BALANCE OF DIGITAL INTERMEDIATE FREQUENCY SIGNAL BASED ON SOC ABSTRACT Software radio technology has been widely used in many communication systems. Because transceiver is effected by external factors, so the output signal’s power of each channel are different, and it is not conducive to subsequent processing. In order to solve this problem, this paper proposes a system based on ZYNQ piece and AD9361 to design digital intermediate frequency signal processing system, the core of this system are: integrated the ARM and FPGA on a SoC, radio frequency agile transceivers AD9361 chip. And the system is a software programmable, so it can receive different parameters of the wireless signal. Without replacing hardware system, the system can complete different signal receiving and processing,in order to improve the quality of the radio frequency modulation sign

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档