网站大量收购独家精品文档,联系QQ:2885784924

SoCFPGA主存储器性能.PDF

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
体系结构摘录 SoC FPGA 主存储器性能 引言 如果只粗略的看一下存储器规范,还不能很好的理解它在基于SoC FPGA 的系统中是怎 样工作的。重要的是了解所测量的存储器性能,不仅仅是保证效率的总线规范,而且还 有性能、运行和功耗优点等。 这一体系结构摘录介绍为设计项目选择SoC FPGA 时应该考虑的存储器性能。 /socarchitecture 的在线视频“系统性能:您的存储控制器有多智能?”重点 介绍了本体系结构摘要中的关键内容。 顶层规范 当选择SoC FPGA 时,一般会假设决定系统存储器性能的决定因素是存储器总线速度(参 见表1) 。 表1:外部存储控制器支持对比 功能/特性 Altera SoC FPGA 供应商B 供应商C 为处理器系统提供的增强外部 是 是 是 存储器控制器 支持的最大地址空间 4G 1G 4G LPDDR2、 LPDDR2、 支持的存储器类型 LPDDR、DDR2、DDR3 DDR2、 DDR2、 DDR3L、DDR3 DDR3L、DDR3 x8 x8 x8+ECC x16 x16 数据宽度配置模式 x16 x16+ECC x16+ECC x16+ECC x32 x32 x32 x32+ECC x32+ECC 集成ECC 支持 16 位,32 位 16 位 8 位,16 位,32 位 外部存储器总线最大频率 400 MHz (Cyclone V SoC), 533MHz 333 MHz 533 MHz (Arria V SoC) 存储控制器智能化 但是,实现存储器数据智能传送的其他因素包括优先级、调度和处理,这对存储器总体性能有显著影响。Altera SoC FPGA利用了Altera的第三代存储控制器技术,包括了调度、块管理、命令和数据重新排序等高级特性。 图1:Altera 存储控制器智能化 Altera SoC

文档评论(0)

***** + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档