基于fpga的ddr2sdram控制器的设计与实现-电子与通信工程专业论文.docxVIP

基于fpga的ddr2sdram控制器的设计与实现-电子与通信工程专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于fpga的ddr2sdram控制器的设计与实现-电子与通信工程专业论文

TN82学校代码 TN82 分 类 号 10701 TN79 学 号 1205122298 密 级 公开 西安电子科技大学 硕士学位论文 基于 FPGA 的 DDR2 SDRAM 控制器的设计 与实现 作者姓名: 余坦秀 领 域: 电子与通信工程 学位类别:工程硕士 学校导师姓名、职称: 张建奇 教授 企业导师姓名、职称: 岳文龙 高工 提交日期: 2014 年 12 月 Design and Implementation of DDR2 SDRAM Controller Based on FPGA A thesis submitted to XIDIAN UNIVERSITY in partial fulfillment of the requirements for the degree of Master in Electronics and Communication Engineering By Yu Tanxiu Supervisor: Zhang Jianqi December 2014 西安电子科技大学 学位论文独创性(或创新性)声明 秉承学校严谨的学风和优良的科学道德,本人声明所呈交的论文是我个人在 导师指导下进行的研究工作及取得的研究成果。尽我所知,除了文中特别加以标注 和致谢中所罗列的内容以外,论文中不包含其他人已经发表或撰写过的研究成果; 也不包含为获得西安电子科技大学或其它教育机构的学位或证书而使用过的材料。 与我一同工作的同志对本研究所做的任何贡献均已在论文中作了明确的说明并表 示了谢意。 学位论文若有不实之处,本人承担一切法律责任。 本人签名: 日 期: 西安电子科技大学 关于论文使用授权的说明 本人完全了解西安电子科技大学有关保留和使用学位论文的规定,即:研究 生在校攻读学位期间论文工作的知识产权单位属于西安电子科技大学。学校有权 保留送交论文的复印件,允许查阅、借阅论文;学校可以公布论文的全部或部分 内容,允许采用影印、缩印或其它复制手段保存论文。同时本人保证,获得学位 后结合学位论文研究成果撰写的文章,署名单位为西安电子科技大学。 保密的学位论文在 年解密后适用本授权书。 本人签名: 导师签名: 日 期: 日 期: 7 摘要 摘要 存储器是电子通信设备特别是计算机的重要组成部分,对整个系统起着关键性 的作用。现在的存储器为了满足电子产品的多功能、高性能、低功耗的需要,不管 是在容量上还是在存取速度上都有了进一步的要求。DDR2 SDRAM 有读写速度快、 容量大、稳定性高等优良的特性,使其在电子通信领域都有着广泛的应用。DDR2 SDRAM 相对于其他的同步动态随机存储器,其性价比最高。然而由于 DDR2 SDRAM 操作繁琐,操作的过程中设计的参数众多,操作的模式种类亦复杂。为了 稳定有效地对 DDR2 进行控制,本文设计了一个合理、简洁的 DDR2 SDRAM 控 制器。只需简单地控制用户接口,就能实现对存储器的访问。通过仿真软件验证, 本文的设计实现了基本的读写数据功能。 本文首先详细分析 DDR2 SDRAM 的工作原理,熟悉其结构和接口信号;在此 基础上,给出了 DDR2 SDRAM 的主要操作步骤和典型的读写时序;通过自顶向下 设计方法,将整个控制器设计划分为初始化模块、读写控制模块、数据通道模块和 刷新模块。其中初始化模块用于设置存储器的工作模式;读写模块用于对存储器的 数据读写操作;数据通道模块完成读写数据的传输;而刷新模块负责对 DDR2 SDRAM 定时刷新。在实现的过程中,通过状态机的形式完成了初始化模块和读写 控制模块的设计;数据通道模块采用 FIFO 解决不同时钟域的问题。这样的设计模 式,使整个系统的结构一目了然,同时也利于代码的维护和调试。 最后本文搭建了仿真和验证平台,FPGA 处理器采用 XILINX 公司提供的 SPARTAN 6 系列的 XC6SLX75-3CFGG676 器件,存储器采用 Micron 公司提供的 型号为 MT47H128M16-25 的 DDR2 SDRAM。利用该公司自带的 ISim 仿真工具, 对控制器的各个操作和读写时序进行仿真,并实现了在 FPGA 开发板上的验证。 根据给出仿真和验证结果,验证了本文设计的正确性,为后续的视频转换系统提供 了良好的基础。 关键字: 控制器, 初始化, 读写控制, 数据通道, 刷新 论文类型:工程(规划)设计 I 西安电子科技大学硕士学位论文 II ABSTRACT ABSTRACT Memory, as an important part of the electronic communications equipment, plays a key role

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档