北斗导航接收机基带处理系统的分析检测技术与自动化装置专业论文.docxVIP

北斗导航接收机基带处理系统的分析检测技术与自动化装置专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
北斗导航接收机基带处理系统的分析检测技术与自动化装置专业论文

“北斗’’导航接收机基带处理系统的研究 “北斗’’导航接收机基带处理系统的研究 摘要 随着EDA技术的飞速发展,大规模可编程逻辑芯片CPLD/FPGA应运而生。 因其可用硬件描述语言进行芯片设计、支持在线编程和在系统编程等优点应用 于众多领域,尤其适合系统的开发阶段,但FPGA的控制能力不足。由于ARM 具有高性能、低功耗、低成本等优点,成为移动通信、便携设备等嵌入式产品 的首选。FPGA+ARM构建的系统可以优势互补,越来越受到人们的青睐。 本论文的应用对象是“.北斗接收机的基带系统,传统的数字接收机都采 用高端FPGA(内含NIOS)作为核心,但高端FPGA价格昂贵,且NIOS不够稳定。 本文提出了基于AD+FPGA+ARM处理器的系统架构,使用ARM代替NIOS,并 在ARM中嵌入实时操作系统gC/OS.II,完成对整个系统的控制及部分数据处理 功能,有效降低了成本,且增强了系统的稳定性。 论文的第一章提出了本论文的研究内容,阐述了本系统的意义,嵌入式系 统的发展概况,以及论文的组织结构。第二章是对可编程逻辑器件FPGA进行了 深入的研究,包括FPGA的开发流程、配置模式,并提出了利用FLASH被动并 行加载FPGA的方法。第三章是系统硬件结构设计。提出了系统硬件的总体结构 设计思想,根据FPGA和ARM构建系统,采用高速A/D用于前端信号采集,增加 了FLASH和SRAM作为扩展存储器,在FPGA上挂接IC卡用于“北斗”数据的加 密;为满足系统工作要求,设计了系统的电源、时钟和复位模块,并给出了原 理图和PCB。第四章是系统的软件设计。设计了ARM引导程序Bootloader,并 成功将}tC/OS.II操作系统移植到ARM中。在FPGA中进行逻辑开发,完成与 ARM的通信;在FPGA上外接显示屏并进行软件设计。第五章是对智能卡的研 究开发。实现ARM对智能卡的读写,并根据智能卡协议IS07816.3完成对智能 卡的访问。第六章对全文进行了总结和展望,对北斗接收机的发展方向提出了 自己的看法。 关键词:ARM,FPGA,嵌入式操作系统,逻辑控制 Reserch Reserch on Base Band System of‘‘Bei dou’’ Navigation Receiver ABSTRUCT With the rapid development of EDA(Electronics Design Automation) technology.1arge.scale programmable logic chip CPLD/FPGA came into being. with the characters of designed with HDL(Hardware Description Language)and supporting IAP(In Application Programming)and ISP(In System Programming).It iS used in wide range of field.especially in the Development of suitable system,but lack the ability to logic contr01.With high performance.10W power consumption and cost.ARM has become the first chance of embedded products from mobile communication to portable equipment.The system constructed by FPGA plus ARM is complement,and now is more and more popular. This thesis is application of 0biect“Bei DOU”base.band receiver system.most traditional digital receiver use sophisticate FPGA(intron NIOSl as its core,but sophisticate FPGA is expensive and NIOS is astaticism when working.This thesis give a new system connguration which designed by AD plus FPGA plus ARM,it replaced NIOS as ARM.and embed real.time operate system“C/OS—II to A

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档