组合逻辑电路设计─算术运算电路.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
計 路 設 電 ter Ch p a a p t h e r C 路 r C e h t p a 算 a p t e h r C 電 C 1 r h e t a p 運 p a 5 t h e C r C r 輯 e h t a p p a et h r C 術 邏 算 合 組 ─ 概 述 加、減、乘與除等四種算術運算在我們日常生活中,用來處理數值運算之基本方法,因此數 位電路 (Digital Circuit) 亦應具有這些基本算術運算功能 ,才能用來幫助人類處理各種繁瑣 之數值運算問題。 數位電路僅能用來處理二進位 ( 二元性 ) 資料,若引入補數 (Complement) 之觀念,則減 法運算可用加法來取代 ,又乘法運算可用連續加法運算代替,而除法運算亦可用連續減法運 算來取代,故加法器可為算術運算之基本電路。 本章首先將討論 1 位元加法器 (Adder) 之設計方法,再進一步說明如何串接 n 個 1 位元加 法器來設計 n 位元二進位數並行加法電路

文档评论(0)

136****3783 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档